⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 sram.fit.rpt

📁 this is a sample about SRAM read/write transmission,it s default installation is D:RedLogicRCII_samp
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 55       ; 64         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 56       ; 65         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 57       ; 66         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 58       ; 67         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 59       ; 68         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 60       ; 69         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 61       ; 70         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 62       ; 71         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 63       ; 72         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 64       ; 73         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 65       ; 74         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 66       ; 75         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 67       ; 76         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 68       ; 77         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 69       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 70       ;            ; 4        ; VCCIO4               ; power  ;              ; 3.3V    ; --         ;                 ;
; 71       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 72       ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 73       ; 78         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 74       ; 79         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 75       ; 80         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 76       ; 81         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 77       ; 82         ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 78       ; 83         ; 4        ; sram_db[8]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 79       ; 84         ; 4        ; sram_db[9]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 80       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 81       ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 82       ; 86         ; 4        ; sram_db[10]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 83       ; 87         ; 4        ; sram_db[11]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 84       ; 88         ; 4        ; sram_db[12]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 85       ; 89         ; 4        ; sram_db[13]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 86       ; 90         ; 4        ; sram_db[14]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 87       ; 91         ; 4        ; sram_db[15]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 88       ; 92         ; 4        ; sram_ab[10]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 89       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 90       ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 91       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 92       ;            ; 4        ; VCCIO4               ; power  ;              ; 3.3V    ; --         ;                 ;
; 93       ; 100        ; 4        ; sram_ab[9]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 94       ; 103        ; 4        ; sram_ab[8]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 95       ; 104        ; 4        ; sram_ab[7]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 96       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 97       ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 98       ; 106        ; 4        ; sram_ab[6]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 99       ; 107        ; 4        ; sram_wr              ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 100      ; 108        ; 4        ; sram_db[7]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 101      ; 109        ; 4        ; sram_db[6]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 102      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 103      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 104      ; 118        ; 4        ; sram_db[5]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 105      ; 119        ; 4        ; sram_db[4]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 106      ; 120        ; 4        ; sram_ab[11]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 107      ; 121        ; 4        ; sram_ab[12]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 108      ; 122        ; 4        ; sram_ab[13]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 109      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 110      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 111      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 112      ;            ; 4        ; VCCIO4               ; power  ;              ; 3.3V    ; --         ;                 ;
; 113      ; 123        ; 4        ; sram_ab[15]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 114      ; 124        ; 4        ; sram_ab[14]          ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 115      ; 125        ; 4        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 116      ; 126        ; 4        ; sram_be[0]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 117      ; 127        ; 4        ; sram_be[1]           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 118      ; 128        ; 4        ; sram_rd              ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 119      ; 129        ; 4        ; sram_db[3]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 120      ; 130        ; 4        ; sram_db[2]           ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 121      ; 131        ; 3        ; sram_db[1]           ; bidir  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 122      ; 132        ; 3        ; sram_db[0]           ; bidir  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 123      ; 133        ; 3        ; sram_cs              ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 124      ; 134        ; 3        ; sram_ab[5]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 125      ; 135        ; 3        ; sram_ab[4]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 126      ; 136        ; 3        ; sram_ab[3]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 127      ; 137        ; 3        ; sram_ab[2]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 128      ; 138        ; 3        ; sram_ab[1]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 129      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 130      ;            ; 3        ; VCCIO3               ; power  ;              ; 3.3V    ; --         ;                 ;
; 131      ; 139        ; 3        ; rst                  ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 132      ; 140        ; 3        ; sram_ab[16]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 133      ; 141        ; 3        ; sram_ab[17]          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 134      ; 142        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 135      ; 143        ; 3        ; sram_ab[0]           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 136      ; 144        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 137      ; 145        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 138      ; 146        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 139      ; 147        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 140      ; 148        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 141      ; 149        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 142      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 143      ; 160        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 144      ; 161        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 145      ; 162        ; 3        ; ^CONF_DONE           ;        ;              ;         ; --         ;                 ;
; 146      ; 163        ; 3        ; ^nSTATUS             ;        ;              ;         ; --         ;                 ;
; 147      ; 164        ; 3        ; #altera_reserved_tck ; input  ; LVTTL        ;         ; --         ; N               ;
; 148      ; 165        ; 3        ; #altera_reserved_tms ; input  ; LVTTL        ;         ; --         ; N               ;
; 149      ; 166        ; 3        ; #altera_reserved_tdo ; output ; LVTTL        ;         ; --         ; N               ;
; 150      ;            ;          ; GNDG_PLL2            ; gnd    ;              ;         ; --         ;                 ;
; 151      ;            ;          ; GNDA_PLL2            ; gnd    ;              ;         ; --         ;                 ;
; 152      ; 167        ; 3        ; GND+                 ;        ;              ;         ; Row I/O    ;                 ;
; 153      ; 168        ; 3        ; clkin                ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 154      ;            ;          ; VCCA_PLL2            ; power  ;              ; 1.5V    ; --         ;                 ;
; 155      ; 169        ; 3        ; #altera_reserved_tdi ; input  ; LVTTL        ;         ; --         ; N               ;
; 156      ; 170        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 157      ;            ; 3        ; VCCIO3               ; power  ;              ; 3.3V    ; --         ;                 ;
; 158      ; 180        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 159      ; 181        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 160      ; 182        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 161      ; 183        ; 3        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -