⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 sram.fit.rpt

📁 this is a sample about SRAM read/write transmission,it s default installation is D:RedLogicRCII_samp
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; sram_ab[8]  ; 94    ; 4        ; 28           ; 0            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_ab[9]  ; 93    ; 4        ; 26           ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_be[0]  ; 116   ; 4        ; 50           ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_be[1]  ; 117   ; 4        ; 50           ; 0            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_cs     ; 123   ; 3        ; 53           ; 2            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_rd     ; 118   ; 4        ; 50           ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_wr     ; 99    ; 4        ; 32           ; 0            ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; task_finish ; 8     ; 1        ; 0            ; 24           ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; task_start  ; 7     ; 1        ; 0            ; 24           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins                                                                                                                                                                                                                                                                                                                                                                  ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Name        ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load        ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; sram_db[0]  ; 122   ; 3        ; 53           ; 1            ; 0           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[10] ; 82    ; 4        ; 14           ; 0            ; 2           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[11] ; 83    ; 4        ; 14           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[12] ; 84    ; 4        ; 14           ; 0            ; 0           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[13] ; 85    ; 4        ; 16           ; 0            ; 2           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[14] ; 86    ; 4        ; 16           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[15] ; 87    ; 4        ; 16           ; 0            ; 0           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[1]  ; 121   ; 3        ; 53           ; 1            ; 1           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[2]  ; 120   ; 4        ; 52           ; 0            ; 0           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[3]  ; 119   ; 4        ; 52           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[4]  ; 105   ; 4        ; 44           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[5]  ; 104   ; 4        ; 42           ; 0            ; 0           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[6]  ; 101   ; 4        ; 32           ; 0            ; 0           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[7]  ; 100   ; 4        ; 32           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[8]  ; 78    ; 4        ; 12           ; 0            ; 2           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
; sram_db[9]  ; 79    ; 4        ; 12           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; Unspecified ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 4 / 44 ( 9 % )   ; 3.3V          ; --           ;
; 2        ; 0 / 42 ( 0 % )   ; 3.3V          ; --           ;
; 3        ; 13 / 45 ( 28 % ) ; 3.3V          ; --           ;
; 4        ; 28 / 42 ( 66 % ) ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                         ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage       ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+
; 1        ; 0          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 2        ; 1          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 3        ; 2          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 4        ; 3          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 5        ; 4          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 6        ; 5          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 7        ; 6          ; 1        ; task_start           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 8        ; 7          ; 1        ; task_finish          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 9        ;            ; 1        ; VCCIO1               ; power  ;              ; 3.3V    ; --         ;                 ;
; 10       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 11       ; 8          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 12       ; 9          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 13       ; 10         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 14       ; 11         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 15       ; 12         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 16       ; 13         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 17       ; 14         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 18       ; 15         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 19       ; 16         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 20       ; 17         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 21       ; 18         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 22       ;            ; 1        ; VCCIO1               ; power  ;              ; 3.3V    ; --         ;                 ;
; 23       ; 28         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 24       ; 29         ; 1        ; *~nCSO~ / GND*       ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 25       ; 30         ; 1        ; ^DATA0               ; input  ;              ;         ; --         ;                 ;
; 26       ; 31         ; 1        ; ^nCONFIG             ;        ;              ;         ; --         ;                 ;
; 27       ;            ;          ; VCCA_PLL1            ; power  ;              ; 1.5V    ; --         ;                 ;
; 28       ; 32         ; 1        ; GND+                 ;        ;              ;         ; Row I/O    ;                 ;
; 29       ; 33         ; 1        ; GND+                 ;        ;              ;         ; Row I/O    ;                 ;
; 30       ;            ;          ; GNDA_PLL1            ; gnd    ;              ;         ; --         ;                 ;
; 31       ;            ;          ; GNDG_PLL1            ; gnd    ;              ;         ; --         ;                 ;
; 32       ; 34         ; 1        ; ^nCEO                ;        ;              ;         ; --         ;                 ;
; 33       ; 35         ; 1        ; ^nCE                 ;        ;              ;         ; --         ;                 ;
; 34       ; 36         ; 1        ; ^MSEL0               ;        ;              ;         ; --         ;                 ;
; 35       ; 37         ; 1        ; ^MSEL1               ;        ;              ;         ; --         ;                 ;
; 36       ; 38         ; 1        ; ^DCLK                ; bidir  ;              ;         ; --         ;                 ;
; 37       ; 39         ; 1        ; *~ASDO~ / GND*       ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 38       ; 40         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 39       ; 41         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 40       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 41       ; 52         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 42       ; 53         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 43       ; 54         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 44       ; 55         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 45       ; 56         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 46       ; 57         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 47       ; 58         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 48       ; 59         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 49       ; 60         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 50       ; 61         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 51       ;            ; 1        ; VCCIO1               ; power  ;              ; 3.3V    ; --         ;                 ;
; 52       ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 53       ; 62         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 54       ; 63         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -