⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 lift.tan.rpt

📁 用fpga控制电梯,实现五层电梯的升降控制,运用vhdl编辑程序.
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; liftor[1] ; liftor[1] ; clkin      ; clkin    ; None                        ; None                      ; 0.965 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; liftor[2] ; liftor[2] ; clkin      ; clkin    ; None                        ; None                      ; 0.954 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; dir[0]    ; dir[1]    ; clkin      ; clkin    ; None                        ; None                      ; 0.881 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; wai_t[1]  ; wai_t[1]  ; clkin      ; clkin    ; None                        ; None                      ; 0.853 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; liftor[0] ; liftor[0] ; clkin      ; clkin    ; None                        ; None                      ; 0.735 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; liftor[0] ; liftor[1] ; clkin      ; clkin    ; None                        ; None                      ; 0.734 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; dir[0]    ; dir[0]    ; clkin      ; clkin    ; None                        ; None                      ; 0.717 ns                ;
+-------+------------------------------------------------+-----------+-----------+------------+----------+-----------------------------+---------------------------+-------------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'upin'                                                                                                                                                                    ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period)                           ; From    ; To      ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A   ; 114.43 MHz ( period = 8.739 ns )               ; ladd[0] ; ladd[0] ; upin       ; upin     ; None                        ; None                      ; 4.733 ns                ;
; N/A   ; 213.63 MHz ( period = 4.681 ns )               ; ur[2]   ; ladd[0] ; upin       ; upin     ; None                        ; None                      ; 4.725 ns                ;
; N/A   ; 283.69 MHz ( period = 3.525 ns )               ; ur[2]   ; ladd[1] ; upin       ; upin     ; None                        ; None                      ; 3.275 ns                ;
; N/A   ; 356.25 MHz ( period = 2.807 ns )               ; ur[3]   ; ladd[0] ; upin       ; upin     ; None                        ; None                      ; 4.162 ns                ;
; N/A   ; 366.70 MHz ( period = 2.727 ns )               ; ur[3]   ; ladd[1] ; upin       ; upin     ; None                        ; None                      ; 3.788 ns                ;
; N/A   ; 387.75 MHz ( period = 2.579 ns )               ; ur[1]   ; ladd[0] ; upin       ; upin     ; None                        ; None                      ; 3.670 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[4]   ; ladd[0] ; upin       ; upin     ; None                        ; None                      ; 4.167 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[5]   ; ladd[1] ; upin       ; upin     ; None                        ; None                      ; 3.875 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[4]   ; ladd[1] ; upin       ; upin     ; None                        ; None                      ; 3.494 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[1]   ; ladd[1] ; upin       ; upin     ; None                        ; None                      ; 2.678 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[6]   ; ladd[1] ; upin       ; upin     ; None                        ; None                      ; 4.110 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[5]   ; ladd[0] ; upin       ; upin     ; None                        ; None                      ; 3.483 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[6]   ; ladd[0] ; upin       ; upin     ; None                        ; None                      ; 3.465 ns                ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'st_ch'                                                                                                                                                                   ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period)                           ; From    ; To      ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A   ; 108.11 MHz ( period = 9.250 ns )               ; ladd[0] ; ladd[0] ; st_ch      ; st_ch    ; None                        ; None                      ; 4.733 ns                ;
; N/A   ; 192.60 MHz ( period = 5.192 ns )               ; ur[2]   ; ladd[0] ; st_ch      ; st_ch    ; None                        ; None                      ; 4.725 ns                ;
; N/A   ; 247.77 MHz ( period = 4.036 ns )               ; ur[2]   ; ladd[1] ; st_ch      ; st_ch    ; None                        ; None                      ; 3.275 ns                ;
; N/A   ; 249.38 MHz ( period = 4.010 ns )               ; ur[5]   ; ladd[1] ; st_ch      ; st_ch    ; None                        ; None                      ; 3.875 ns                ;
; N/A   ; 271.30 MHz ( period = 3.686 ns )               ; ur[4]   ; ladd[0] ; st_ch      ; st_ch    ; None                        ; None                      ; 4.167 ns                ;
; N/A   ; 271.44 MHz ( period = 3.684 ns )               ; ur[3]   ; ladd[0] ; st_ch      ; st_ch    ; None                        ; None                      ; 4.162 ns                ;
; N/A   ; 277.47 MHz ( period = 3.604 ns )               ; ur[3]   ; ladd[1] ; st_ch      ; st_ch    ; None                        ; None                      ; 3.788 ns                ;
; N/A   ; 289.27 MHz ( period = 3.457 ns )               ; ur[1]   ; ladd[0] ; st_ch      ; st_ch    ; None                        ; None                      ; 3.670 ns                ;
; N/A   ; 300.84 MHz ( period = 3.324 ns )               ; ur[5]   ; ladd[0] ; st_ch      ; st_ch    ; None                        ; None                      ; 3.483 ns                ;
; N/A   ; 302.39 MHz ( period = 3.307 ns )               ; ur[4]   ; ladd[1] ; st_ch      ; st_ch    ; None                        ; None                      ; 3.494 ns                ;
; N/A   ; 302.48 MHz ( period = 3.306 ns )               ; ur[6]   ; ladd[1] ; st_ch      ; st_ch    ; None                        ; None                      ; 4.110 ns                ;
; N/A   ; 362.45 MHz ( period = 2.759 ns )               ; ur[1]   ; ladd[1] ; st_ch      ; st_ch    ; None                        ; None                      ; 2.678 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[6]   ; ladd[0] ; st_ch      ; st_ch    ; None                        ; None                      ; 3.465 ns                ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'downin'                                                                                                                                                                  ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period)                           ; From    ; To      ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A   ; 140.67 MHz ( period = 7.109 ns )               ; ladd[0] ; ladd[0] ; downin     ; downin   ; None                        ; None                      ; 4.733 ns                ;
; N/A   ; 414.77 MHz ( period = 2.411 ns )               ; ur[2]   ; ladd[0] ; downin     ; downin   ; None                        ; None                      ; 4.725 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[5]   ; ladd[1] ; downin     ; downin   ; None                        ; None                      ; 3.875 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[4]   ; ladd[0] ; downin     ; downin   ; None                        ; None                      ; 4.167 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[3]   ; ladd[0] ; downin     ; downin   ; None                        ; None                      ; 4.162 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[3]   ; ladd[1] ; downin     ; downin   ; None                        ; None                      ; 3.788 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[1]   ; ladd[0] ; downin     ; downin   ; None                        ; None                      ; 3.670 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[2]   ; ladd[1] ; downin     ; downin   ; None                        ; None                      ; 3.275 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[5]   ; ladd[0] ; downin     ; downin   ; None                        ; None                      ; 3.483 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[4]   ; ladd[1] ; downin     ; downin   ; None                        ; None                      ; 3.494 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[6]   ; ladd[1] ; downin     ; downin   ; None                        ; None                      ; 4.110 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[1]   ; ladd[1] ; downin     ; downin   ; None                        ; None                      ; 2.678 ns                ;
; N/A   ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; ur[6]   ; ladd[0] ; downin     ; downin   ; None                        ; None                      ; 3.465 ns                ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clkin'                                                                                                                                                         ;
+------------------------------------------+-----------+---------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack                            ; From      ; To      ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+-----------+---------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; ur[6]     ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 2.255 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[1]     ; ladd[1] ; clkin      ; clkin    ; None                       ; None                       ; 2.220 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[5]     ; ladd[1] ; clkin      ; clkin    ; None                       ; None                       ; 2.790 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[1]     ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 2.643 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[6]     ; ladd[1] ; clkin      ; clkin    ; None                       ; None                       ; 3.027 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[3]     ; ladd[1] ; clkin      ; clkin    ; None                       ; None                       ; 2.712 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[5]     ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 3.483 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[3]     ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 3.225 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[2]     ; ladd[1] ; clkin      ; clkin    ; None                       ; None                       ; 2.857 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[4]     ; ladd[1] ; clkin      ; clkin    ; None                       ; None                       ; 2.717 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[2]     ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 3.508 ns                 ;
; Not operational: Clock Skew > Data Delay ; dir[0]    ; ur[2]   ; clkin      ; clkin    ; None                       ; None                       ; 2.171 ns                 ;
; Not operational: Clock Skew > Data Delay ; dir[1]    ; ur[2]   ; clkin      ; clkin    ; None                       ; None                       ; 2.206 ns                 ;
; Not operational: Clock Skew > Data Delay ; liftor[1] ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 1.508 ns                 ;
; Not operational: Clock Skew > Data Delay ; ur[4]     ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 3.748 ns                 ;
; Not operational: Clock Skew > Data Delay ; liftor[0] ; ladd[0] ; clkin      ; clkin    ; None                       ; None                       ; 1.879 ns                 ;
; Not operational: Clock Skew > Data Delay ; dir[2]    ; ur[3]   ; clkin      ; clkin    ; None                       ; None                       ; 1.881 ns                 ;
; Not operational: Clock Skew > Data Delay ; dir[1]    ; ur[3]   ; clkin      ; clkin    ; None                       ; None                       ; 2.413 ns                 ;
; Not operational: Clock Skew > Data Delay ; dir[2]    ; ur[2]   ; clkin      ; clkin    ; None                       ; None                       ; 3.581 ns                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -