📄 digtalclk.map.rpt
字号:
; Resource ; Usage ;
+-----------------------------------+---------------------------------------------------------------------------------------------+
; Total logic elements ; 1541 ;
; Total combinational functions ; 1501 ;
; -- Total 4-input functions ; 329 ;
; -- Total 3-input functions ; 60 ;
; -- Total 2-input functions ; 678 ;
; -- Total 1-input functions ; 271 ;
; -- Total 0-input functions ; 163 ;
; Combinational cells for routing ; 0 ;
; Total registers ; 124 ;
; Total logic cells in carry chains ; 701 ;
; I/O pins ; 17 ;
; Maximum fan-out node ; lpm_counter0:inst|lpm_counter:lpm_counter_component|cntr_gu8:auto_generated|modulus_trigger ;
; Maximum fan-out ; 81 ;
; Total fan-out ; 3948 ;
; Average fan-out ; 2.53 ;
+-----------------------------------+---------------------------------------------------------------------------------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+--------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+--------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------------------------------------------------------------------+
; |digtalclk ; 1541 (8) ; 124 ; 0 ; 17 ; 0 ; 1417 (8) ; 40 (0) ; 84 (0) ; 701 (0) ; |digtalclk ;
; |bin2seg:inst9| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 0 (0) ; |digtalclk|bin2seg:inst9 ;
; |clock:inst1| ; 1460 (385) ; 81 ; 0 ; 0 ; 0 ; 1379 (304) ; 20 (20) ; 61 (61) ; 681 (106) ; |digtalclk|clock:inst1 ;
; |lpm_divide:div_rtl_11| ; 32 (0) ; 0 ; 0 ; 0 ; 0 ; 32 (0) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_11 ;
; |lpm_divide_ilf:auto_generated| ; 32 (0) ; 0 ; 0 ; 0 ; 0 ; 32 (0) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_11|lpm_divide_ilf:auto_generated ;
; |sign_div_unsign_khg:divider| ; 32 (0) ; 0 ; 0 ; 0 ; 0 ; 32 (0) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_11|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider ;
; |alt_u_div_dld:divider| ; 32 (14) ; 0 ; 0 ; 0 ; 0 ; 32 (14) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_11|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider ;
; |add_sub_ne8:add_sub_3| ; 6 (6) ; 0 ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_11|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider|add_sub_ne8:add_sub_3 ;
; |add_sub_oe8:add_sub_4| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_11|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider|add_sub_oe8:add_sub_4 ;
; |add_sub_oe8:add_sub_5| ; 5 (5) ; 0 ; 0 ; 0 ; 0 ; 5 (5) ; 0 (0) ; 0 (0) ; 5 (5) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_11|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider|add_sub_oe8:add_sub_5 ;
; |lpm_divide:div_rtl_12| ; 19 (0) ; 0 ; 0 ; 0 ; 0 ; 19 (0) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_12 ;
; |lpm_divide_hlf:auto_generated| ; 19 (0) ; 0 ; 0 ; 0 ; 0 ; 19 (0) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_12|lpm_divide_hlf:auto_generated ;
; |sign_div_unsign_jhg:divider| ; 19 (0) ; 0 ; 0 ; 0 ; 0 ; 19 (0) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_12|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider ;
; |alt_u_div_bld:divider| ; 19 (8) ; 0 ; 0 ; 0 ; 0 ; 19 (8) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_12|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider|alt_u_div_bld:divider ;
; |add_sub_ne8:add_sub_3| ; 6 (6) ; 0 ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_12|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider|alt_u_div_bld:divider|add_sub_ne8:add_sub_3 ;
; |add_sub_oe8:add_sub_4| ; 5 (5) ; 0 ; 0 ; 0 ; 0 ; 5 (5) ; 0 (0) ; 0 (0) ; 5 (5) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_12|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider|alt_u_div_bld:divider|add_sub_oe8:add_sub_4 ;
; |lpm_divide:div_rtl_13| ; 32 (0) ; 0 ; 0 ; 0 ; 0 ; 32 (0) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_13 ;
; |lpm_divide_ilf:auto_generated| ; 32 (0) ; 0 ; 0 ; 0 ; 0 ; 32 (0) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_13|lpm_divide_ilf:auto_generated ;
; |sign_div_unsign_khg:divider| ; 32 (0) ; 0 ; 0 ; 0 ; 0 ; 32 (0) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_13|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider ;
; |alt_u_div_dld:divider| ; 32 (14) ; 0 ; 0 ; 0 ; 0 ; 32 (14) ; 0 (0) ; 0 (0) ; 18 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_13|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider ;
; |add_sub_ne8:add_sub_3| ; 6 (6) ; 0 ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_13|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider|add_sub_ne8:add_sub_3 ;
; |add_sub_oe8:add_sub_4| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_13|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider|add_sub_oe8:add_sub_4 ;
; |add_sub_oe8:add_sub_5| ; 5 (5) ; 0 ; 0 ; 0 ; 0 ; 5 (5) ; 0 (0) ; 0 (0) ; 5 (5) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_13|lpm_divide_ilf:auto_generated|sign_div_unsign_khg:divider|alt_u_div_dld:divider|add_sub_oe8:add_sub_5 ;
; |lpm_divide:div_rtl_14| ; 110 (0) ; 0 ; 0 ; 0 ; 0 ; 110 (0) ; 0 (0) ; 0 (0) ; 52 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14 ;
; |lpm_divide_eof:auto_generated| ; 110 (0) ; 0 ; 0 ; 0 ; 0 ; 110 (0) ; 0 (0) ; 0 (0) ; 52 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated ;
; |sign_div_unsign_gkg:divider| ; 110 (0) ; 0 ; 0 ; 0 ; 0 ; 110 (0) ; 0 (0) ; 0 (0) ; 52 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated|sign_div_unsign_gkg:divider ;
; |alt_u_div_5rd:divider| ; 110 (58) ; 0 ; 0 ; 0 ; 0 ; 110 (58) ; 0 (0) ; 0 (0) ; 52 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated|sign_div_unsign_gkg:divider|alt_u_div_5rd:divider ;
; |add_sub_4g8:add_sub_9| ; 10 (10) ; 0 ; 0 ; 0 ; 0 ; 10 (10) ; 0 (0) ; 0 (0) ; 10 (10) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated|sign_div_unsign_gkg:divider|alt_u_div_5rd:divider|add_sub_4g8:add_sub_9 ;
; |add_sub_5g8:add_sub_10| ; 11 (11) ; 0 ; 0 ; 0 ; 0 ; 11 (11) ; 0 (0) ; 0 (0) ; 11 (11) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated|sign_div_unsign_gkg:divider|alt_u_div_5rd:divider|add_sub_5g8:add_sub_10 ;
; |add_sub_5g8:add_sub_11| ; 11 (11) ; 0 ; 0 ; 0 ; 0 ; 11 (11) ; 0 (0) ; 0 (0) ; 11 (11) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated|sign_div_unsign_gkg:divider|alt_u_div_5rd:divider|add_sub_5g8:add_sub_11 ;
; |add_sub_5g8:add_sub_12| ; 11 (11) ; 0 ; 0 ; 0 ; 0 ; 11 (11) ; 0 (0) ; 0 (0) ; 11 (11) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated|sign_div_unsign_gkg:divider|alt_u_div_5rd:divider|add_sub_5g8:add_sub_12 ;
; |add_sub_5g8:add_sub_13| ; 9 (9) ; 0 ; 0 ; 0 ; 0 ; 9 (9) ; 0 (0) ; 0 (0) ; 9 (9) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_14|lpm_divide_eof:auto_generated|sign_div_unsign_gkg:divider|alt_u_div_5rd:divider|add_sub_5g8:add_sub_13 ;
; |lpm_divide:div_rtl_16| ; 19 (0) ; 0 ; 0 ; 0 ; 0 ; 19 (0) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_16 ;
; |lpm_divide_hlf:auto_generated| ; 19 (0) ; 0 ; 0 ; 0 ; 0 ; 19 (0) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_16|lpm_divide_hlf:auto_generated ;
; |sign_div_unsign_jhg:divider| ; 19 (0) ; 0 ; 0 ; 0 ; 0 ; 19 (0) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_16|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider ;
; |alt_u_div_bld:divider| ; 19 (8) ; 0 ; 0 ; 0 ; 0 ; 19 (8) ; 0 (0) ; 0 (0) ; 11 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_16|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider|alt_u_div_bld:divider ;
; |add_sub_ne8:add_sub_3| ; 6 (6) ; 0 ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_16|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider|alt_u_div_bld:divider|add_sub_ne8:add_sub_3 ;
; |add_sub_oe8:add_sub_4| ; 5 (5) ; 0 ; 0 ; 0 ; 0 ; 5 (5) ; 0 (0) ; 0 (0) ; 5 (5) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_16|lpm_divide_hlf:auto_generated|sign_div_unsign_jhg:divider|alt_u_div_bld:divider|add_sub_oe8:add_sub_4 ;
; |lpm_divide:div_rtl_5| ; 144 (0) ; 0 ; 0 ; 0 ; 0 ; 144 (0) ; 0 (0) ; 0 (0) ; 69 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5 ;
; |lpm_divide_4nf:auto_generated| ; 144 (0) ; 0 ; 0 ; 0 ; 0 ; 144 (0) ; 0 (0) ; 0 (0) ; 69 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5|lpm_divide_4nf:auto_generated ;
; |sign_div_unsign_6jg:divider| ; 144 (0) ; 0 ; 0 ; 0 ; 0 ; 144 (0) ; 0 (0) ; 0 (0) ; 69 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5|lpm_divide_4nf:auto_generated|sign_div_unsign_6jg:divider ;
; |alt_u_div_hod:divider| ; 144 (75) ; 0 ; 0 ; 0 ; 0 ; 144 (75) ; 0 (0) ; 0 (0) ; 69 (0) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5|lpm_divide_4nf:auto_generated|sign_div_unsign_6jg:divider|alt_u_div_hod:divider ;
; |add_sub_qe8:add_sub_6| ; 8 (8) ; 0 ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 0 (0) ; 8 (8) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5|lpm_divide_4nf:auto_generated|sign_div_unsign_6jg:divider|alt_u_div_hod:divider|add_sub_qe8:add_sub_6 ;
; |add_sub_re8:add_sub_10| ; 9 (9) ; 0 ; 0 ; 0 ; 0 ; 9 (9) ; 0 (0) ; 0 (0) ; 9 (9) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5|lpm_divide_4nf:auto_generated|sign_div_unsign_6jg:divider|alt_u_div_hod:divider|add_sub_re8:add_sub_10 ;
; |add_sub_re8:add_sub_11| ; 9 (9) ; 0 ; 0 ; 0 ; 0 ; 9 (9) ; 0 (0) ; 0 (0) ; 9 (9) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5|lpm_divide_4nf:auto_generated|sign_div_unsign_6jg:divider|alt_u_div_hod:divider|add_sub_re8:add_sub_11 ;
; |add_sub_re8:add_sub_12| ; 9 (9) ; 0 ; 0 ; 0 ; 0 ; 9 (9) ; 0 (0) ; 0 (0) ; 9 (9) ; |digtalclk|clock:inst1|lpm_divide:div_rtl_5|lpm_divide_4nf:auto_generated|sign_div_unsign_6jg:divider|alt_u_div_hod:divider|add_sub_re8:add_sub_12 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -