⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 digtalclk.tan.rpt

📁 用Altera公司的QuartusII编写的电子钟程序
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A                                     ; 39.35 MHz ( period = 25.415 ns )                    ; clock:inst1|m[3]     ; clock:inst1|disp[5]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 12.853 ns               ;
; N/A                                     ; 39.39 MHz ( period = 25.388 ns )                    ; clock:inst1|m[2]     ; clock:inst1|disp[4]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 12.792 ns               ;
; N/A                                     ; 39.80 MHz ( period = 25.124 ns )                    ; clock:inst1|s[3]     ; clock:inst1|disp[12] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 17.078 ns               ;
; N/A                                     ; 39.89 MHz ( period = 25.066 ns )                    ; clock:inst1|sw[4]    ; clock:inst1|disp[1]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 22.262 ns               ;
; N/A                                     ; 40.00 MHz ( period = 25.002 ns )                    ; clock:inst1|h[3]     ; clock:inst1|disp[13] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 7.182 ns                ;
; N/A                                     ; 40.46 MHz ( period = 24.718 ns )                    ; clock:inst1|sw[4]    ; clock:inst1|disp[3]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 21.949 ns               ;
; N/A                                     ; 40.88 MHz ( period = 24.459 ns )                    ; clock:inst1|sw[6]    ; clock:inst1|disp[15] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 21.689 ns               ;
; N/A                                     ; 41.09 MHz ( period = 24.339 ns )                    ; clock:inst1|m[5]     ; clock:inst1|disp[5]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 11.777 ns               ;
; N/A                                     ; 41.38 MHz ( period = 24.166 ns )                    ; clock:inst1|h[4]     ; clock:inst1|disp[13] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 6.346 ns                ;
; N/A                                     ; 41.51 MHz ( period = 24.089 ns )                    ; clock:inst1|tenms[4] ; clock:inst1|disp[3]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 21.330 ns               ;
; N/A                                     ; 41.75 MHz ( period = 23.951 ns )                    ; clock:inst1|sw[4]    ; clock:inst1|disp[4]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 21.147 ns               ;
; N/A                                     ; 41.90 MHz ( period = 23.867 ns )                    ; clock:inst1|m[4]     ; clock:inst1|disp[5]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 11.305 ns               ;
; N/A                                     ; 42.28 MHz ( period = 23.652 ns )                    ; clock:inst1|tenms[4] ; clock:inst1|disp[2]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 20.858 ns               ;
; N/A                                     ; 42.38 MHz ( period = 23.594 ns )                    ; clock:inst1|s[3]     ; clock:inst1|disp[10] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 15.548 ns               ;
; N/A                                     ; 42.69 MHz ( period = 23.426 ns )                    ; clock:inst1|s[4]     ; clock:inst1|disp[12] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 15.380 ns               ;
; N/A                                     ; 42.85 MHz ( period = 23.336 ns )                    ; clock:inst1|s[5]     ; clock:inst1|disp[12] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 15.290 ns               ;
; N/A                                     ; 43.00 MHz ( period = 23.257 ns )                    ; clock:inst1|m[1]     ; clock:inst1|disp[1]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 10.694 ns               ;
; N/A                                     ; 43.11 MHz ( period = 23.196 ns )                    ; clock:inst1|tenms[4] ; clock:inst1|disp[4]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 20.402 ns               ;
; N/A                                     ; 43.20 MHz ( period = 23.147 ns )                    ; clock:inst1|tenms[5] ; clock:inst1|disp[1]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 20.353 ns               ;
; N/A                                     ; 43.29 MHz ( period = 23.102 ns )                    ; clock:inst1|sw[5]    ; clock:inst1|disp[13] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 20.298 ns               ;
; N/A                                     ; 43.83 MHz ( period = 22.817 ns )                    ; clock:inst1|s[3]     ; clock:inst1|disp[9]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 14.771 ns               ;
; N/A                                     ; 43.91 MHz ( period = 22.775 ns )                    ; clock:inst1|s[3]     ; clock:inst1|disp[11] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 14.729 ns               ;
; N/A                                     ; 44.17 MHz ( period = 22.638 ns )                    ; clock:inst1|sw[5]    ; clock:inst1|disp[14] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 19.834 ns               ;
; N/A                                     ; 44.18 MHz ( period = 22.637 ns )                    ; clock:inst1|tenms[6] ; clock:inst1|disp[1]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 19.843 ns               ;
; N/A                                     ; 44.32 MHz ( period = 22.563 ns )                    ; clock:inst1|m[1]     ; clock:inst1|disp[2]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 10.000 ns               ;
; N/A                                     ; 44.51 MHz ( period = 22.469 ns )                    ; clock:inst1|sw[3]    ; clock:inst1|disp[7]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 19.699 ns               ;
; N/A                                     ; 44.77 MHz ( period = 22.335 ns )                    ; clock:inst1|m[1]     ; clock:inst1|disp[3]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 9.807 ns                ;
; N/A                                     ; 44.92 MHz ( period = 22.264 ns )                    ; clock:inst1|sw[3]    ; clock:inst1|disp[6]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 19.460 ns               ;
; N/A                                     ; 45.11 MHz ( period = 22.170 ns )                    ; clock:inst1|s[4]     ; clock:inst1|disp[10] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 14.124 ns               ;
; N/A                                     ; 45.42 MHz ( period = 22.019 ns )                    ; clock:inst1|sw[3]    ; clock:inst1|disp[5]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 19.249 ns               ;
; N/A                                     ; 45.76 MHz ( period = 21.853 ns )                    ; clock:inst1|m[2]     ; clock:inst1|disp[5]  ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 9.291 ns                ;
; N/A                                     ; 46.07 MHz ( period = 21.707 ns )                    ; clock:inst1|s[3]     ; clock:inst1|disp[13] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 13.661 ns               ;
; N/A                                     ; 46.12 MHz ( period = 21.681 ns )                    ; clock:inst1|s[5]     ; clock:inst1|disp[10] ; clk50mhz   ; clk50mhz ; None                        ; None                      ; 13.635 ns               ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ;                      ;                      ;            ;          ;                             ;                           ;                         ;
+-----------------------------------------+-----------------------------------------------------+----------------------+----------------------+------------+----------+-----------------------------+---------------------------+-------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clk50mhz'                                                                                                                                                                              ;
+------------------------------------------+----------------------+----------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack                            ; From                 ; To                   ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+----------------------+----------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; clock:inst1|set      ; clock:inst1|clk1h    ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 3.226 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst5|keyout    ; clock:inst1|run      ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.281 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst5|keyout    ; clock:inst1|lastkey3 ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.521 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst4|keyout    ; clock:inst1|lastkey2 ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.849 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst5|keyout    ; clock:inst1|alm_set  ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.956 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|pos[1]   ; clock:inst1|pos[1]   ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 0.613 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|state[1] ; clock:inst1|state[1] ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 0.613 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|run      ; clock:inst1|run      ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 0.613 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst5|keyout    ; clock:inst1|num      ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 2.146 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst5|keyout    ; clock:inst1|set      ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 2.252 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|sw[13]   ; clock:inst1|sw[13]   ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 0.830 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst3|keyout    ; clock:inst1|lastkey1 ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 2.272 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|num      ; clock:inst1|num      ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 0.865 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|state[0] ; clock:inst1|state[1] ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 0.887 ns                 ;
; Not operational: Clock Skew > Data Delay ; skey:inst4|keyout    ; clock:inst1|pos[1]   ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 2.451 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|lastkey4 ; clock:inst1|alm_set  ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.016 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|lastkey3 ; clock:inst1|num      ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.019 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|clk1h    ; clock:inst1|clk1h    ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.027 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|clk1m    ; clock:inst1|clk1m    ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.028 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|alm_m[0] ; clock:inst1|alm_m[0] ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.114 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|sw[5]    ; clock:inst1|sw[5]    ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.119 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|sw[1]    ; clock:inst1|sw[1]    ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.126 ns                 ;
; Not operational: Clock Skew > Data Delay ; clock:inst1|alm_h[0] ; clock:inst1|alm_h[0] ; clk50mhz   ; clk50mhz ; None                       ; None                       ; 1.128 n

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -