📄 cpu.tan.rpt
字号:
; N/A ; None ; 10.148 ns ; status[2] ; Write_Read ; clock ;
; N/A ; None ; 9.624 ns ; status[0] ; Write_Read ; clock ;
; N/A ; None ; 9.036 ns ; status[1] ; Write_Read ; clock ;
; N/A ; None ; 7.738 ns ; overflow~reg0 ; overflow ; clock ;
; N/A ; None ; 7.631 ns ; MDR[2] ; M_data_out[2] ; clock ;
; N/A ; None ; 7.571 ns ; MAR[4] ; M_address[4] ; clock ;
; N/A ; None ; 7.555 ns ; MDR[4] ; M_data_out[4] ; clock ;
; N/A ; None ; 7.472 ns ; MDR[7] ; M_data_out[7] ; clock ;
; N/A ; None ; 7.442 ns ; MDR[5] ; M_data_out[5] ; clock ;
; N/A ; None ; 7.399 ns ; MAR[10] ; M_address[10] ; clock ;
; N/A ; None ; 7.387 ns ; MAR[11] ; M_address[11] ; clock ;
; N/A ; None ; 7.381 ns ; MDR[6] ; M_data_out[6] ; clock ;
; N/A ; None ; 7.374 ns ; MAR[5] ; M_address[5] ; clock ;
; N/A ; None ; 7.367 ns ; MDR[3] ; M_data_out[3] ; clock ;
; N/A ; None ; 7.360 ns ; MDR[0] ; M_data_out[0] ; clock ;
; N/A ; None ; 7.353 ns ; MAR[7] ; M_address[7] ; clock ;
; N/A ; None ; 7.351 ns ; MAR[2] ; M_address[2] ; clock ;
; N/A ; None ; 7.350 ns ; MAR[1] ; M_address[1] ; clock ;
; N/A ; None ; 7.322 ns ; MDR[1] ; M_data_out[1] ; clock ;
; N/A ; None ; 7.312 ns ; MAR[9] ; M_address[9] ; clock ;
; N/A ; None ; 7.301 ns ; MAR[8] ; M_address[8] ; clock ;
; N/A ; None ; 7.250 ns ; MAR[3] ; M_address[3] ; clock ;
; N/A ; None ; 7.061 ns ; MAR[0] ; M_address[0] ; clock ;
; N/A ; None ; 7.060 ns ; MAR[6] ; M_address[6] ; clock ;
+-------+--------------+------------+---------------+---------------+------------+
+------------------------------------------------------------------+
; tpd ;
+-------+-------------------+-----------------+-------+------------+
; Slack ; Required P2P Time ; Actual P2P Time ; From ; To ;
+-------+-------------------+-----------------+-------+------------+
; N/A ; None ; 6.752 ns ; reset ; Write_Read ;
+-------+-------------------+-----------------+-------+------------+
+-----------------------------------------------------------------------------------+
; th ;
+---------------+-------------+-----------+--------------+---------------+----------+
; Minimum Slack ; Required th ; Actual th ; From ; To ; To Clock ;
+---------------+-------------+-----------+--------------+---------------+----------+
; N/A ; None ; -0.362 ns ; reset ; overflow~reg0 ; clock ;
; N/A ; None ; -1.718 ns ; M_data_in[4] ; IR[4] ; clock ;
; N/A ; None ; -1.836 ns ; M_data_in[1] ; IR[9] ; clock ;
; N/A ; None ; -1.862 ns ; M_data_in[1] ; IR[1] ; clock ;
; N/A ; None ; -2.185 ns ; M_data_in[2] ; IR[2] ; clock ;
; N/A ; None ; -2.219 ns ; M_data_in[7] ; IR[7] ; clock ;
; N/A ; None ; -2.227 ns ; M_data_in[6] ; IR[14] ; clock ;
; N/A ; None ; -2.258 ns ; M_data_in[4] ; IR[12] ; clock ;
; N/A ; None ; -2.429 ns ; M_data_in[5] ; IR[13] ; clock ;
; N/A ; None ; -2.453 ns ; M_data_in[0] ; IR[8] ; clock ;
; N/A ; None ; -2.461 ns ; M_data_in[0] ; IR[0] ; clock ;
; N/A ; None ; -2.485 ns ; M_data_in[6] ; IR[6] ; clock ;
; N/A ; None ; -2.499 ns ; M_data_in[2] ; IR[10] ; clock ;
; N/A ; None ; -2.507 ns ; M_data_in[3] ; IR[11] ; clock ;
; N/A ; None ; -2.560 ns ; M_data_in[3] ; IR[3] ; clock ;
; N/A ; None ; -2.606 ns ; M_data_in[5] ; IR[5] ; clock ;
; N/A ; None ; -2.888 ns ; M_data_in[4] ; \seq:R0[4] ; clock ;
; N/A ; None ; -2.983 ns ; M_data_in[7] ; IR[15] ; clock ;
; N/A ; None ; -3.248 ns ; M_data_in[6] ; \seq:R0[6] ; clock ;
; N/A ; None ; -3.441 ns ; M_data_in[1] ; \seq:R0[1] ; clock ;
; N/A ; None ; -3.450 ns ; M_data_in[2] ; \seq:R0[2] ; clock ;
; N/A ; None ; -3.562 ns ; M_data_in[3] ; \seq:R0[3] ; clock ;
; N/A ; None ; -3.563 ns ; M_data_in[5] ; \seq:R0[5] ; clock ;
; N/A ; None ; -3.876 ns ; M_data_in[0] ; \seq:R0[0] ; clock ;
; N/A ; None ; -4.000 ns ; M_data_in[7] ; \seq:R0[7] ; clock ;
+---------------+-------------+-----------+--------------+---------------+----------+
+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus II Timing Analyzer
Info: Version 6.0 Build 178 04/27/2006 SJ Web Edition
Info: Processing started: Wed Nov 21 19:56:08 2007
Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off cpu -c cpu --timing_analysis_only
Warning: Found pins functioning as undefined clocks and/or memory enables
Info: Assuming node "clock" is an undefined clock
Info: Clock "clock" has Internal fmax of 113.38 MHz between source register "IR[13]" and destination register "status[1]" (period= 8.82 ns)
Info: + Longest register to register delay is 4.244 ns
Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LC_X12_Y14_N6; Fanout = 49; REG Node = 'IR[13]'
Info: 2: + IC(1.411 ns) + CELL(0.183 ns) = 1.594 ns; Loc. = LC_X17_Y13_N8; Fanout = 3; COMB Node = 'IR[13]~1516'
Info: 3: + IC(1.388 ns) + CELL(0.183 ns) = 3.165 ns; Loc. = LC_X8_Y14_N8; Fanout
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -