📄 alu.fit.rpt
字号:
Fitter report for alu
Tue Aug 23 16:27:01 2005
Version 5.0 Build 148 04/26/2005 SJ Full Version
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Fitter Summary
3. Fitter Settings
4. Fitter Device Options
5. Fitter Equations
6. Input Pins
7. Output Pins
8. All Package Pins
9. Carry Chains
10. Cascade Chains
11. Non-Global High Fan-Out Signals
12. LAB
13. Local Routing Interconnect
14. LAB External Interconnect
15. Row Interconnect
16. LAB Column Interconnect
17. LAB Column Interconnect
18. Fitter Resource Usage Summary
19. Fitter Resource Utilization by Entity
20. Delay Chain Summary
21. Pin-Out File
22. Fitter Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Your use of Altera Corporation's design tools, logic functions
and other software and tools, and its AMPP partner logic
functions, and any output files any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Altera Program License
Subscription Agreement, Altera MegaCore Function License
Agreement, or other applicable license agreement, including,
without limitation, that your use is for the sole purpose of
programming logic devices manufactured by Altera and sold by
Altera or its authorized distributors. Please refer to the
applicable agreement for further details.
+------------------------------------------------------------------+
; Fitter Summary ;
+-----------------------+------------------------------------------+
; Fitter Status ; Successful - Tue Aug 23 16:27:01 2005 ;
; Quartus II Version ; 5.0 Build 148 04/26/2005 SJ Full Version ;
; Revision Name ; alu ;
; Top-level Entity Name ; ALU ;
; Family ; ACEX1K ;
; Device ; EP1K100QC208-3 ;
; Timing Models ; Final ;
; Total logic elements ; 163 / 4,992 ( 3 % ) ;
; Total pins ; 32 / 147 ( 21 % ) ;
; Total memory bits ; 0 / 49,152 ( 0 % ) ;
; Total PLLs ; 0 ;
+-----------------------+------------------------------------------+
+------------------------------------------------------------------------------------------------------+
; Fitter Settings ;
+------------------------------------------------------------+--------------------+--------------------+
; Option ; Setting ; Default Value ;
+------------------------------------------------------------+--------------------+--------------------+
; Device ; EP1K100QC208-3 ; ;
; Use smart compilation ; Off ; Off ;
; Placement Effort Multiplier ; 1.0 ; 1.0 ;
; Router Effort Multiplier ; 1.0 ; 1.0 ;
; Optimize Timing ; Normal compilation ; Normal compilation ;
; Optimize IOC Register Placement for Timing ; On ; On ;
; Limit to One Fitting Attempt ; Off ; Off ;
; Final Placement Optimizations ; Automatically ; Automatically ;
; Fitter Initial Placement Seed ; 1 ; 1 ;
; Slow Slew Rate ; Off ; Off ;
; PCI I/O ; Off ; Off ;
; Auto Global Memory Control Signals ; Off ; Off ;
; Logic Cell Insertion - Individual Logic Cells ; On ; On ;
; Logic Cell Insertion - I/Os Fed By Carry or Cascade Chains ; On ; On ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
; Auto Global Clock ; On ; On ;
; Auto Global Output Enable ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
+------------------------------------------------------------+--------------------+--------------------+
+-------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+--------------------------+
; Option ; Setting ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/workroom/产品/开放式CPU实验教学系统TEC-CA/TEC-CA出厂光盘/实验/8-alu/alu.fit.eqn.
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+--------------+
; Name ; Pin # ; Row ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Power Up High ; PCI I/O Enabled ; Single-Pin CE ; I/O Standard ;
+-------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+--------------+
; a[7] ; 75 ; -- ; 27 ; 18 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; a[6] ; 74 ; -- ; 28 ; 10 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[0] ; 53 ; -- ; 52 ; 28 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; a[5] ; 73 ; -- ; 29 ; 7 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; a[4] ; 71 ; -- ; 30 ; 6 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[1] ; 54 ; -- ; 51 ; 36 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; a[3] ; 70 ; -- ; 31 ; 6 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; a[2] ; 69 ; -- ; 32 ; 6 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; a[1] ; 68 ; -- ; 33 ; 9 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; a[0] ; 67 ; -- ; 33 ; 17 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[2] ; 55 ; -- ; 48 ; 46 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; op[1] ; 94 ; -- ; 13 ; 39 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; op[0] ; 93 ; -- ; 14 ; 42 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; op[3] ; 96 ; -- ; 8 ; 24 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; op[2] ; 95 ; -- ; 9 ; 24 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[3] ; 56 ; -- ; 45 ; 2 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[4] ; 57 ; -- ; 43 ; 2 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[5] ; 58 ; -- ; 42 ; 2 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[6] ; 60 ; -- ; 40 ; 2 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; b[7] ; 61 ; -- ; 40 ; 2 ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
+-------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+--------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-----------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; Name ; Pin # ; Row ; Col. ; I/O Register ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Open Drain ; TRI Primitive ; I/O Standard ;
+-----------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; result[0] ; 111 ; L ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; result[1] ; 112 ; L ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; result[2] ; 113 ; K ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; result[3] ; 114 ; K ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; result[4] ; 115 ; J ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; result[5] ; 116 ; I ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; result[6] ; 119 ; H ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; result[7] ; 120 ; H ; -- ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; c ; 190 ; -- ; 33 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; z ; 191 ; -- ; 35 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; v ; 192 ; -- ; 37 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
; n ; 193 ; -- ; 38 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; LVTTL/LVCMOS ;
+-----------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
+-----------------------------------+
; All Package Pins ;
+-------+------------+--------------+
; Pin # ; Usage ; I/O Standard ;
+-------+------------+--------------+
; 1 ; #TCK ; ;
; 2 ; ^CONF_DONE ; ;
; 3 ; ^nCEO ; ;
; 4 ; #TDO ; ;
; 5 ; VCC_IO ; ;
; 6 ; GND ; ;
; 7 ; GND* ; ;
; 8 ; GND* ; ;
; 9 ; GND* ; ;
; 10 ; GND* ; ;
; 11 ; GND* ; ;
; 12 ; GND* ; ;
; 13 ; GND* ; ;
; 14 ; GND* ; ;
; 15 ; GND* ; ;
; 16 ; GND* ; ;
; 17 ; GND* ; ;
; 18 ; GND* ; ;
; 19 ; GND* ; ;
; 20 ; GND ; ;
; 21 ; VCC_INT ; ;
; 22 ; VCC_IO ; ;
; 23 ; GND ; ;
; 24 ; GND* ; ;
; 25 ; GND* ; ;
; 26 ; GND* ; ;
; 27 ; GND* ; ;
; 28 ; GND* ; ;
; 29 ; GND* ; ;
; 30 ; GND* ; ;
; 31 ; GND* ; ;
; 32 ; GND ; ;
; 33 ; VCC_INT ; ;
; 34 ; VCC_IO ; ;
; 35 ; GND ; ;
; 36 ; GND* ; ;
; 37 ; GND* ; ;
; 38 ; GND* ; ;
; 39 ; GND* ; ;
; 40 ; GND* ; ;
; 41 ; GND* ; ;
; 42 ; VCC_IO ; ;
; 43 ; GND ; ;
; 44 ; GND* ; ;
; 45 ; GND* ; ;
; 46 ; GND* ; ;
; 47 ; GND* ; ;
; 48 ; VCC_INT ; ;
; 49 ; GND ; ;
; 50 ; #TMS ; ;
; 51 ; #TRST ; ;
; 52 ; ^nSTATUS ; ;
; 53 ; b[0] ; LVTTL/LVCMOS ;
; 54 ; b[1] ; LVTTL/LVCMOS ;
; 55 ; b[2] ; LVTTL/LVCMOS ;
; 56 ; b[3] ; LVTTL/LVCMOS ;
; 57 ; b[4] ; LVTTL/LVCMOS ;
; 58 ; b[5] ; LVTTL/LVCMOS ;
; 59 ; GND ; ;
; 60 ; b[6] ; LVTTL/LVCMOS ;
; 61 ; b[7] ; LVTTL/LVCMOS ;
; 62 ; GND* ; ;
; 63 ; GND* ; ;
; 64 ; GND* ; ;
; 65 ; GND* ; ;
; 66 ; VCC_IO ; ;
; 67 ; a[0] ; LVTTL/LVCMOS ;
; 68 ; a[1] ; LVTTL/LVCMOS ;
; 69 ; a[2] ; LVTTL/LVCMOS ;
; 70 ; a[3] ; LVTTL/LVCMOS ;
; 71 ; a[4] ; LVTTL/LVCMOS ;
; 72 ; VCC_INT ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -