📄 song.fit.rpt
字号:
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/highflu documents/quartwork/song/song.fit.eqn.
+----------------+
; Floorplan View ;
+----------------+
Floorplan report data cannot be output to ASCII.
Please use Quartus II to view the floorplan report data.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/highflu documents/quartwork/song/song.pin.
+-----------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+--------------------------------+--------------------------------------------------------------------------------------------+
; Resource ; Usage ;
+--------------------------------+--------------------------------------------------------------------------------------------+
; Logic cells ; 61 / 12,060 ( < 1 % ) ;
; Registers ; 25 / 12,567 ( < 1 % ) ;
; Total LABs ; 8 / 1,206 ( < 1 % ) ;
; Logic elements in carry chains ; 23 ;
; User inserted logic cells ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 8 / 173 ( 4 % ) ;
; -- Clock pins ; 1 / 2 ( 50 % ) ;
; Global signals ; 4 ;
; M4Ks ; 1 / 52 ( 1 % ) ;
; Total memory bits ; 1,024 / 239,616 ( < 1 % ) ;
; Total RAM block bits ; 4,608 / 239,616 ( 1 % ) ;
; Global clocks ; 4 / 8 ( 50 % ) ;
; Maximum fan-out node ; notetabs:u1|music:u4|altsyncram:altsyncram_component|altsyncram_v821:auto_generated|q_a[0] ;
; Maximum fan-out ; 16 ;
; Total fan-out ; 208 ;
; Average fan-out ; 2.89 ;
+--------------------------------+--------------------------------------------------------------------------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk12mhz ; 29 ; 1 ; 0 ; 14 ; 0 ; 4 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; clk8hz ; 153 ; 3 ; 53 ; 15 ; 1 ; 9 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; code1[0] ; 13 ; 1 ; 0 ; 23 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ;
; code1[1] ; 14 ; 1 ; 0 ; 22 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ;
; code1[2] ; 15 ; 1 ; 0 ; 22 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ;
; code1[3] ; 16 ; 1 ; 0 ; 22 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ;
; high1 ; 1 ; 1 ; 0 ; 26 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ;
; spkout ; 174 ; 3 ; 53 ; 24 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ;
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
+-----------------------------------------------------------+
; I/O Bank Usage ;
+----------+-----------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+-----------------+---------------+--------------+
; 1 ; 8 / 44 ( 18 % ) ; 3.3V ; -- ;
; 2 ; 0 / 42 ( 0 % ) ; 3.3V ; -- ;
; 3 ; 2 / 45 ( 4 % ) ; 3.3V ; -- ;
; 4 ; 0 / 42 ( 0 % ) ; 3.3V ; -- ;
+----------+-----------------+---------------+--------------+
+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; 1 ; 0 ; 1 ; high1 ; output ; LVTTL ; ; Row I/O ; Y ;
; 2 ; 1 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 3 ; 2 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 4 ; 3 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 5 ; 4 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 6 ; 5 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 7 ; 6 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 8 ; 7 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ;
; 10 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 11 ; 8 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 12 ; 9 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 13 ; 10 ; 1 ; code1[0] ; output ; LVTTL ; ; Row I/O ; Y ;
; 14 ; 11 ; 1 ; code1[1] ; output ; LVTTL ; ; Row I/O ; Y ;
; 15 ; 12 ; 1 ; code1[2] ; output ; LVTTL ; ; Row I/O ; Y ;
; 16 ; 13 ; 1 ; code1[3] ; output ; LVTTL ; ; Row I/O ; Y ;
; 17 ; 14 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 18 ; 15 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 19 ; 16 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 20 ; 17 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 21 ; 18 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 22 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ;
; 23 ; 28 ; 1 ; GND* ; ; ; ; Row I/O ; ;
; 24 ; 29 ; 1 ; *~nCSO~ / GND* ; output ; LVTTL ; ; Row I/O ; N ;
; 25 ; 30 ; 1 ; ^DATA0 ; input ; ; ; -- ; ;
; 26 ; 31 ; 1 ; ^nCONFIG ; ; ; ; -- ; ;
; 27 ; ; 1 ; VCCA_PLL1 ; power ; ; 1.5V ; -- ; ;
; 28 ; 32 ; 1 ; GND+ ; ; ; ; Row I/O ; ;
; 29 ; 33 ; 1 ; clk12mhz ; input ; LVTTL ; ; Row I/O ; Y ;
; 30 ; ; 1 ; GNDA_PLL1 ; gnd ; ; ; -- ; ;
; 31 ; ; 1 ; GNDG_PLL1 ; gnd ; ; ; -- ; ;
; 32 ; 34 ; 1 ; ^nCEO ; ; ; ; -- ; ;
; 33 ; 35 ; 1 ; ^nCE ; ; ; ; -- ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -