📄 standard.pin
字号:
RESERVED_INPUT : AF20 : : : : 8 :
RESERVED_INPUT : AF21 : : : : 8 :
RESERVED_INPUT : AF22 : : : : 8 :
RESERVED_INPUT : AF23 : : : : 8 :
RESERVED_INPUT : AF24 : : : : 8 :
RESERVED_INPUT : AF25 : : : : 8 :
GND : AF26 : gnd : : : :
RESERVED_INPUT : AF27 : : : : 1 :
RESERVED_INPUT : AF28 : : : : 1 :
VCCIO6 : AG1 : power : : 3.3V : 6 :
GND : AG2 : gnd : : : :
zs_dq_to_and_from_the_sdram[2] : AG3 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[4] : AG4 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[3] : AG5 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[9] : AG6 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[14] : AG7 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[16] : AG8 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[23] : AG9 : bidir : LVTTL : : 7 : Y
zs_dqm_from_the_sdram[3] : AG10 : output : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[31] : AG11 : bidir : LVTTL : : 7 : Y
RESERVED_INPUT : AG12 : : : : 7 :
RESERVED_INPUT : AG13 : : : : 7 :
VCCA_PLL6 : AG14 : power : : 1.5V : :
RESERVED_INPUT : AG15 : : : : 12 :
RESERVED_INPUT : AG16 : : : : 8 :
RESERVED_INPUT : AG17 : : : : 8 :
zs_cs_n_from_the_sdram : AG18 : output : LVTTL : : 8 : Y
zs_ba_from_the_sdram[0] : AG19 : output : LVTTL : : 8 : Y
RESERVED_INPUT : AG20 : : : : 8 :
RESERVED_INPUT : AG21 : : : : 8 :
RESERVED_INPUT : AG22 : : : : 8 :
RESERVED_INPUT : AG23 : : : : 8 :
RESERVED_INPUT : AG24 : : : : 8 :
RESERVED_INPUT : AG25 : : : : 8 :
RESERVED_INPUT : AG26 : : : : 8 :
GND : AG27 : gnd : : : :
VCCIO1 : AG28 : power : : 3.3V : 1 :
VCCIO7 : AH2 : power : : 3.3V : 7 :
zs_ras_n_from_the_sdram : AH3 : output : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[0] : AH4 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[6] : AH5 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[10] : AH6 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[13] : AH7 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[20] : AH8 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[19] : AH9 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[26] : AH10 : bidir : LVTTL : : 7 : Y
zs_dq_to_and_from_the_sdram[30] : AH11 : bidir : LVTTL : : 7 : Y
VCCIO7 : AH12 : power : : 3.3V : 7 :
RESERVED_INPUT : AH13 : : : : 7 :
GND : AH14 : gnd : : : :
GND : AH15 : gnd : : : :
RESERVED_INPUT : AH16 : : : : 8 :
VCCIO8 : AH17 : power : : 3.3V : 8 :
GND : AH18 : gnd : : : :
zs_we_n_from_the_sdram : AH19 : output : LVTTL : : 8 : Y
RESERVED_INPUT : AH20 : : : : 8 :
RESERVED_INPUT : AH21 : : : : 8 :
RESERVED_INPUT : AH22 : : : : 8 :
RESERVED_INPUT : AH23 : : : : 8 :
RESERVED_INPUT : AH24 : : : : 8 :
RESERVED_INPUT : AH25 : : : : 8 :
RESERVED_INPUT : AH26 : : : : 8 :
VCCIO8 : AH27 : power : : 3.3V : 8 :
VCCIO5 : B1 : power : : 3.3V : 5 :
GND : B2 : gnd : : : :
ext_ram_bus_address[2] : B3 : output : LVTTL : : 4 : Y
ext_ram_bus_address[4] : B4 : output : LVTTL : : 4 : Y
ext_ram_bus_address[3] : B5 : output : LVTTL : : 4 : Y
ext_ram_bus_address[17] : B6 : output : LVTTL : : 4 : Y
ext_ram_bus_address[11] : B7 : output : LVTTL : : 4 : Y
ext_ram_bus_data[8] : B8 : bidir : LVTTL : : 4 : Y
ext_ram_bus_address[22] : B9 : output : LVTTL : : 4 : Y
ext_ram_bus_data[15] : B10 : bidir : LVTTL : : 4 : Y
ext_ram_bus_data[19] : B11 : bidir : LVTTL : : 4 : Y
RESERVED_INPUT : B12 : : : : 4 :
RESERVED_INPUT : B13 : : : : 4 :
TEMPDIODEp : B14 : : : : :
RESERVED_INPUT : B15 : : : : 10 :
RESERVED_INPUT : B16 : : : : 3 :
RESERVED_INPUT : B17 : : : : 3 :
out_port_from_the_seven_seg_pio[6] : B18 : output : LVTTL : : 3 : Y
out_port_from_the_seven_seg_pio[10] : B19 : output : LVTTL : : 3 : Y
out_port_from_the_seven_seg_pio[5] : B20 : output : LVTTL : : 3 : Y
out_port_from_the_seven_seg_pio[1] : B21 : output : LVTTL : : 3 : Y
RESERVED_INPUT : B22 : : : : 3 :
RESERVED_INPUT : B23 : : : : 3 :
select_n_to_the_ext_ram : B24 : output : LVTTL : : 3 : Y
RESERVED_INPUT : B25 : : : : 3 :
read_n_to_the_ext_ram : B26 : output : LVTTL : : 3 : Y
GND : B27 : gnd : : : :
VCCIO2 : B28 : power : : 3.3V : 2 :
RESERVED_INPUT : C1 : : : : 5 :
RESERVED_INPUT : C2 : : : : 5 :
GND : C3 : gnd : : : :
ext_ram_bus_address[5] : C4 : output : LVTTL : : 4 : Y
ext_ram_bus_address[7] : C5 : output : LVTTL : : 4 : Y
ext_ram_bus_address[15] : C6 : output : LVTTL : : 4 : Y
ext_ram_bus_address[16] : C7 : output : LVTTL : : 4 : Y
ext_ram_bus_address[19] : C8 : output : LVTTL : : 4 : Y
ext_ram_bus_data[11] : C9 : bidir : LVTTL : : 4 : Y
ext_ram_bus_data[14] : C10 : bidir : LVTTL : : 4 : Y
ext_ram_bus_data[17] : C11 : bidir : LVTTL : : 4 : Y
RESERVED_INPUT : C12 : : : : 4 :
RESERVED_INPUT : C13 : : : : 4 :
TEMPDIODEn : C14 : : : : :
RESERVED_INPUT : C15 : : : : 10 :
RESERVED_INPUT : C16 : : : : 3 :
RESERVED_INPUT : C17 : : : : 3 :
out_port_from_the_seven_seg_pio[13] : C18 : output : LVTTL : : 3 : Y
out_port_from_the_seven_seg_pio[9] : C19 : output : LVTTL : : 3 : Y
out_port_from_the_seven_seg_pio[3] : C20 : output : LVTTL : : 3 : Y
out_port_from_the_seven_seg_pio[0] : C21 : output : LVTTL : : 3 : Y
RESERVED_INPUT : C22 : : : : 3 :
RESERVED_INPUT : C23 : : : : 3 :
write_n_to_the_ext_ram : C24 : output : LVTTL : : 3 : Y
RESERVED_INPUT : C25 : : : : 3 :
GND : C26 : gnd : : : :
RESERVED_INPUT : C27 : : : : 2 :
RESERVED_INPUT : C28 : : : : 2 :
RESERVED_INPUT : D1 : : : : 5 :
RESERVED_INPUT : D2 : : : : 5 :
RESERVED_INPUT : D3 : : : : 5 :
RESERVED_INPUT : D4 : : : : 5 :
ext_ram_bus_address[8] : D5 : output : LVTTL : : 4 : Y
ext_ram_bus_address[12] : D6 : output : LVTTL : : 4 : Y
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -