📄 019_1.htm
字号:
<td height="25"> <div align="center"><b><font size="3">目 录</font></b></div> </td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="002.htm">混合信号PCB的分区设计(一)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="003.htm">混合信号PCB的分区设计(二)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="001.htm">PCB设计经验点滴</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="004.htm">印制电路板的可靠性设计—地线设计</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="005.htm">印制电路板的可靠性设计-去耦电容配置</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="006.htm">印制电路板设计原则和搞干扰措施</a></font></td> </tr> <tr valign="bottom"> <td height="21" valign="bottom"> <font size="2"> <a href="007.htm">PCB业余制作基本方法和工艺流程</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="008.htm">PCB新技术</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="009.htm">印制线路板问题</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="010.htm">高频电路布线技巧</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="011.htm">电子产品设计中的考虑种种</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="012.htm">高质量PCB设计</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="013.htm">电路板布局、布线和安装的抗ESD设计规则</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="014.htm">嵌入式开关电源的PCB设计</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="015.htm">确保信号完整性的电路板设计准则</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="016.htm">印刷布线图的基本设计方法和原则要求</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="017.htm">值得注意的单片机控制板的设计原则</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_1.htm">高速PCB设计指南之一</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_2.htm">高速PCB设计指南之二</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_3.htm">高速PCB设计指南之三</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_4.htm">高速PCB设计指南之四</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_5.htm">高速PCB设计指南之五</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_6.htm">高速PCB设计指南之六</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_7.htm">高速PCB设计指南之七</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_8.htm">高速PCB设计指南之八</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="019_1.htm">高速电子线路的信号完整性设计(一)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="019_2.htm">高速电子线路的信号完整性设计(二)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="019_3.htm">高速电子线路的信号完整性设计(三)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="020.htm">布线技巧</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="021.htm">编解码电路板设计指南</a></font></td> </tr> </table> </td> <td valign="top" width="70%"> <div align="center"> <!-- #BeginEditable "main" --> <table dir=ltr cellspacing=2 cellpadding=0 width="100%" border=0> <tbody> <tr> <!--msnavigation--> <td valign=top> <p align=center> </p> <p align=center><b><span class=unnamed2><font class="unnamed2" size="6">高速电子线路的信号完整性设计(一)</font></span></b></p> <hr width="90%"> <p align=center> </p> <p align=left><span class=unnamed1><b><font size="2">1、引言</font> </b></span><br> <font size="2">当今电子技术的发展日新月异,大规模超大规模集成电路越来越多地应用到通用系统中。同时,深亚微米工艺在IC设计中的使用,使得芯片的集成规模更大。从电子行业的发展来看,1992年只有40%的电子系统工作在30MHz以上的频率,而且器件多数使用DIP、PLCC等体积大、管脚少的封装形式,到1994年已有50%的设计达到了50MHz的频率,采用PGA,QFP,RGA等封装的器件越来越多。1996年之后,高速设计在整个电子设计领域所占的比例越来越大,100MHz以上的系统已随处可见,Bare Die,BGA,MCM这些体积小、管脚数已达数百甚至上千的封装形式也已越来越多地应用到各类高速超高速电子系统中。</font></p> <p align=center><br> <img height=295 src="image/image002.gif" width=463><br> <br> <font size="2">图1所示为自80年代末IC封装的发展</font></p> <p><font size="2"> 由图一可见,IC芯片的发展从封装形式来看,是芯片体积越来越小、引脚数越来越多。同时,由于近年来IC工艺的发展,使得其速度越来越高。由此可见,在当今快速发展的电子设计领域,由IC芯片构成的电子系统是朝着大规模、小体积、高速度的方向飞速发展的,而且发展速度越来越快。这样就带来了一个问题,即电子设计的体积减小导致电路的布局布线密度变大,而同时信号的频率还在提高,从而使得如何处理高速信号问题成为一个设计能否成功的关键因素。随着电子系统中逻辑和系统时钟频率的迅速提高和信号边沿不断变陡,印刷电路板的线迹互连和板层特性对系统电气性能的影响也越发重要。对于低频设计,线迹互连和板层的影响可以不考虑,当频率超过50MHz时,互连关系必须以传输线考虑,而在评定系统性能时也必须考虑印刷电路板板材的电参数。因此,高速系统的设计必须面对互连延迟引起的时序问题以及串扰、传输线效应等信号完整性问题。 </font></p> <p align=left><font size="2"><b>2、高速电子设计的板级信号完整性处理 </b><br> 高速数字系统的振铃和串扰问题一直是一个令人头疼的问题,特别是在今天,越来越多的VLSI芯片工作在100MHz的频率以上,450MHz的CPU也将广泛应用,信号的边沿越来越陡(已达到ps级),这些高速器件性能的增加也给高速系统设计带来了困难。同时,高速系统的体积不断减小使得印制板的密度迅速提高。比较现在新的PC主板与几年前的主板,可以看到新的主板上加入了许多端接。信号完整性问题已经成为新一代高速产品设计中越来越值得注意的问题,这已是毋庸置疑的了。<br> 信号完整性(Signal Integrity,简称SI)是指在信号线上的信号质量。差的信号完整性不是由某一单一因素导致的,而是板级设计中多种因素共同引起的。主要的信号完整性问题包括反射、振铃、地弹、串扰等。<br> 源端与负载端阻抗不匹配会引起线上反射,负载将一部分电压反射回源端。如果负载阻抗小于源阻抗,反射电压为负,反之,如果负载阻抗大于源阻抗,反射电压为正。布线的几何形状、不正确的线端接、经过连接器的传输及电源平面的不连续等因素的变化均会导致此类反射。<br> 信号的振铃(ringing)和环绕振荡(rounding)由线上过度的电感和电容引起,振铃属于欠阻尼状态而环绕振荡属于过阻尼状态。信号完整性问题通常发生在周期信号中,如时钟等,振铃和环绕振荡同反射一样也是由多种因素引起的,振铃可以通过适当的端接予以减小,但是不可能完全消除。<br> 新一代的EDA信号完整性工具主要包括布线前 /布线后SI分析工具和系统级SI工具等。使用布线前SI分析工具可以根据设计对信号完整性与时序的要求在布线前帮助设计者选择元器件、调整元器件布局、规划系统时钟网络和确定关键线网的端接策略。SI分析与仿真工具不公可以对一块PCB板的信号流进行分析,而且可以对同一系统内其它组成部分如背板、连接器、电缆及其接口进行分析,这就是系统级的SI分析工具。针对系统级评价的SI分析工具可以对多板、连接器、电缆等系统组成元件进行分析,并可通过设计建议来帮助设计者消除潜在的SI,问题它们一般都包括IBIS模型接口、2维传输线与串扰仿真、电路仿真、SI分析结果的图形显示等功能。这类工具可以在设计包含的多种领域如电气、EMC、热性能及机械性能等方面综合考虑这些因素对SI的影响及这些因素之间的相互影响,从而进行真正的系统级分析与验证。Mentor Graphics 公司的 ICX设计工具可以在时序与电气规则的驱动下进行TopDown式的布局及无网格布线,并提供多板分析功能,是典型的系统级SI工具。<br> 在电路中有大的电流涌动时会引起地弹,如大量芯片的输出同时开启时,将有一个较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面的电感和电阻会引发电源噪声,这样会在真正的地平面(0V)上产生电压的波动和变化,这个噪声会影响其它元器件的动作。负载电容的增大、负载电阻的减小、地电感的增大、同时开关器件数目的增加均会导致地弹的增大。<br> 振铃和地弹都属于信号完整性问题中单信号线的现象(伴有地平面回路),串扰则是由同一PCB板上的两条信号线与地平面引起的,故也称为三线系统。串扰是两条信号线之间的耦合,信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。<br> 表1列出了高速电路中常见的信号完整性问题与可能引起该信号完整性的原因,并给出了相应的解决方案。 </font></p> <p align=center><font size="2"> 表 1 常见信号完整性(SI)问题及解决方法 </font></p> <table cellspacing=1 cellpadding=1 width="100%" border=1> <tbody> <tr> <td style="FONT-SIZE: 12px" width="17%" height=16>
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -