📄 setpmoto.tan.rpt
字号:
; N/A ; 106.32 MHz ( period = 9.406 ns ) ; step_motor:inst1|d_ff[3] ; step_motor:inst1|d_ff[8] ; GCLK3 ; GCLK3 ; None ; None ; 8.697 ns ;
; N/A ; 106.32 MHz ( period = 9.406 ns ) ; step_motor:inst1|d_ff[3] ; step_motor:inst1|d_ff[9] ; GCLK3 ; GCLK3 ; None ; None ; 8.697 ns ;
; N/A ; 106.32 MHz ( period = 9.406 ns ) ; step_motor:inst1|d_ff[3] ; step_motor:inst1|d_ff[10] ; GCLK3 ; GCLK3 ; None ; None ; 8.697 ns ;
; N/A ; 106.32 MHz ( period = 9.406 ns ) ; step_motor:inst1|d_ff[3] ; step_motor:inst1|d_ff[11] ; GCLK3 ; GCLK3 ; None ; None ; 8.697 ns ;
; N/A ; 107.14 MHz ( period = 9.334 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[4] ; GCLK3 ; GCLK3 ; None ; None ; 8.625 ns ;
; N/A ; 107.14 MHz ( period = 9.334 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[3] ; GCLK3 ; GCLK3 ; None ; None ; 8.625 ns ;
; N/A ; 107.14 MHz ( period = 9.334 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[0] ; GCLK3 ; GCLK3 ; None ; None ; 8.625 ns ;
; N/A ; 107.14 MHz ( period = 9.334 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[1] ; GCLK3 ; GCLK3 ; None ; None ; 8.625 ns ;
; N/A ; 107.14 MHz ( period = 9.334 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[2] ; GCLK3 ; GCLK3 ; None ; None ; 8.625 ns ;
; N/A ; 108.97 MHz ( period = 9.177 ns ) ; step_motor:inst1|comp[2] ; step_motor:inst1|comp[4] ; GCLK3 ; GCLK3 ; None ; None ; 8.468 ns ;
; N/A ; 108.97 MHz ( period = 9.177 ns ) ; step_motor:inst1|comp[2] ; step_motor:inst1|comp[3] ; GCLK3 ; GCLK3 ; None ; None ; 8.468 ns ;
; N/A ; 108.97 MHz ( period = 9.177 ns ) ; step_motor:inst1|comp[2] ; step_motor:inst1|comp[0] ; GCLK3 ; GCLK3 ; None ; None ; 8.468 ns ;
; N/A ; 108.97 MHz ( period = 9.177 ns ) ; step_motor:inst1|comp[2] ; step_motor:inst1|comp[1] ; GCLK3 ; GCLK3 ; None ; None ; 8.468 ns ;
; N/A ; 108.97 MHz ( period = 9.177 ns ) ; step_motor:inst1|comp[2] ; step_motor:inst1|comp[2] ; GCLK3 ; GCLK3 ; None ; None ; 8.468 ns ;
; N/A ; 111.77 MHz ( period = 8.947 ns ) ; step_motor:inst1|comp[5] ; step_motor:inst1|comp[6] ; GCLK3 ; GCLK3 ; None ; None ; 8.238 ns ;
; N/A ; 111.77 MHz ( period = 8.947 ns ) ; step_motor:inst1|comp[5] ; step_motor:inst1|comp[7] ; GCLK3 ; GCLK3 ; None ; None ; 8.238 ns ;
; N/A ; 111.77 MHz ( period = 8.947 ns ) ; step_motor:inst1|comp[5] ; step_motor:inst1|comp[8] ; GCLK3 ; GCLK3 ; None ; None ; 8.238 ns ;
; N/A ; 111.77 MHz ( period = 8.947 ns ) ; step_motor:inst1|comp[5] ; step_motor:inst1|comp[9] ; GCLK3 ; GCLK3 ; None ; None ; 8.238 ns ;
; N/A ; 111.77 MHz ( period = 8.947 ns ) ; step_motor:inst1|comp[5] ; step_motor:inst1|comp[5] ; GCLK3 ; GCLK3 ; None ; None ; 8.238 ns ;
; N/A ; 111.77 MHz ( period = 8.947 ns ) ; step_motor:inst1|comp[5] ; step_motor:inst1|comp[10] ; GCLK3 ; GCLK3 ; None ; None ; 8.238 ns ;
; N/A ; 111.77 MHz ( period = 8.947 ns ) ; step_motor:inst1|comp[5] ; step_motor:inst1|comp[11] ; GCLK3 ; GCLK3 ; None ; None ; 8.238 ns ;
; N/A ; 111.87 MHz ( period = 8.939 ns ) ; step_motor:inst1|d_ff[1] ; step_motor:inst1|d_ff[6] ; GCLK3 ; GCLK3 ; None ; None ; 8.230 ns ;
; N/A ; 111.87 MHz ( period = 8.939 ns ) ; step_motor:inst1|d_ff[1] ; step_motor:inst1|d_ff[7] ; GCLK3 ; GCLK3 ; None ; None ; 8.230 ns ;
; N/A ; 111.87 MHz ( period = 8.939 ns ) ; step_motor:inst1|d_ff[1] ; step_motor:inst1|d_ff[8] ; GCLK3 ; GCLK3 ; None ; None ; 8.230 ns ;
; N/A ; 111.87 MHz ( period = 8.939 ns ) ; step_motor:inst1|d_ff[1] ; step_motor:inst1|d_ff[9] ; GCLK3 ; GCLK3 ; None ; None ; 8.230 ns ;
; N/A ; 111.87 MHz ( period = 8.939 ns ) ; step_motor:inst1|d_ff[1] ; step_motor:inst1|d_ff[10] ; GCLK3 ; GCLK3 ; None ; None ; 8.230 ns ;
; N/A ; 111.87 MHz ( period = 8.939 ns ) ; step_motor:inst1|d_ff[1] ; step_motor:inst1|d_ff[11] ; GCLK3 ; GCLK3 ; None ; None ; 8.230 ns ;
; N/A ; 112.68 MHz ( period = 8.875 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[6] ; GCLK3 ; GCLK3 ; None ; None ; 8.166 ns ;
; N/A ; 112.68 MHz ( period = 8.875 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[7] ; GCLK3 ; GCLK3 ; None ; None ; 8.166 ns ;
; N/A ; 112.68 MHz ( period = 8.875 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[8] ; GCLK3 ; GCLK3 ; None ; None ; 8.166 ns ;
; N/A ; 112.68 MHz ( period = 8.875 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[9] ; GCLK3 ; GCLK3 ; None ; None ; 8.166 ns ;
; N/A ; 112.68 MHz ( period = 8.875 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[5] ; GCLK3 ; GCLK3 ; None ; None ; 8.166 ns ;
; N/A ; 112.68 MHz ( period = 8.875 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[10] ; GCLK3 ; GCLK3 ; None ; None ; 8.166 ns ;
; N/A ; 112.68 MHz ( period = 8.875 ns ) ; step_motor:inst1|comp[3] ; step_motor:inst1|comp[11] ; GCLK3 ; GCLK3 ; None ; None ; 8.166 ns ;
; N/A ; 113.29 MHz ( period = 8.827 ns ) ; step_motor:inst1|d_ff[0] ; step_motor:inst1|d_ff[8] ; GCLK3 ; GCLK3 ; None ; None ; 8.118 ns ;
; N/A ; 113.29 MHz ( period = 8.827 ns ) ; step_motor:inst1|d_ff[0] ; step_motor:inst1|d_ff[9] ; GCLK3 ; GCLK3 ; None ; None ; 8.118 ns ;
; N/A ; 113.29 MHz ( period = 8.827 ns ) ; step_motor:inst1|d_ff[0] ; step_motor:inst1|d_ff[10] ; GCLK3 ; GCLK3 ; None ; None ; 8.118 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+---------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'GCLK3' ;
+------------------------------------------+----------------------------+------------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+----------------------------+------------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|PHASE ; step_motor:inst1|ind_coil[3] ; GCLK3 ; GCLK3 ; None ; None ; 2.138 ns ;
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|PHASE ; step_motor:inst1|ind_coil[2] ; GCLK3 ; GCLK3 ; None ; None ; 2.138 ns ;
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|PHASE ; step_motor:inst1|ind_coil[1] ; GCLK3 ; GCLK3 ; None ; None ; 2.138 ns ;
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|PHASE ; step_motor:inst1|ind_coil[0] ; GCLK3 ; GCLK3 ; None ; None ; 2.138 ns ;
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|DIRECTION ; step_motor:inst1|ind_coil[1] ; GCLK3 ; GCLK3 ; None ; None ; 2.245 ns ;
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|DIRECTION ; step_motor:inst1|ind_coil[3] ; GCLK3 ; GCLK3 ; None ; None ; 2.253 ns ;
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|DIRECTION ; step_motor:inst1|ind_coil[0] ; GCLK3 ; GCLK3 ; None ; None ; 2.560 ns ;
; Not operational: Clock Skew > Data Delay ; step_motor:inst1|DIRECTION ; step_motor:inst1|ind_coil[2] ; GCLK3 ; GCLK3 ; None ; None ; 2.561 ns ;
+------------------------------------------+----------------------------+------------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
+----------------------------------------------------------------------------------------+
; tsu ;
+-------+--------------+------------+----------+------------------------------+----------+
; Slack ; Required tsu ; Actual tsu ; From ; To
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -