📄 up3_board.fit.rpt
字号:
; 58 ; 48 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 59 ; 49 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 60 ; 50 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 61 ; 51 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 62 ; 52 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 63 ; 53 ; 4 ; ext_addr[7] ; output ; LVTTL ; ; Column I/O ; Y ;
; 64 ; 54 ; 4 ; ext_addr[8] ; output ; LVTTL ; ; Column I/O ; Y ;
; 65 ; 55 ; 4 ; ext_addr[9] ; output ; LVTTL ; ; Column I/O ; Y ;
; 66 ; 56 ; 4 ; ext_addr[10] ; output ; LVTTL ; ; Column I/O ; Y ;
; 67 ; 57 ; 4 ; ext_addr[11] ; output ; LVTTL ; ; Column I/O ; Y ;
; 68 ; 58 ; 4 ; ext_addr[12] ; output ; LVTTL ; ; Column I/O ; Y ;
; 69 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 70 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ;
; 71 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 72 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ;
; 73 ; 59 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 74 ; 60 ; 4 ; ext_addr[13] ; output ; LVTTL ; ; Column I/O ; Y ;
; 75 ; 61 ; 4 ; ext_addr[14] ; output ; LVTTL ; ; Column I/O ; Y ;
; 76 ; 62 ; 4 ; ext_addr[15] ; output ; LVTTL ; ; Column I/O ; Y ;
; 77 ; 63 ; 4 ; ext_addr[16] ; output ; LVTTL ; ; Column I/O ; Y ;
; 78 ; 64 ; 4 ; ext_addr[19] ; output ; LVTTL ; ; Column I/O ; Y ;
; 79 ; 65 ; 4 ; we_n ; output ; LVTTL ; ; Column I/O ; Y ;
; 80 ; 66 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 81 ; 67 ; 4 ; ext_addr[18] ; output ; LVTTL ; ; Column I/O ; Y ;
; 82 ; 68 ; 4 ; ext_addr[17] ; output ; LVTTL ; ; Column I/O ; Y ;
; 83 ; 69 ; 4 ; ext_addr[6] ; output ; LVTTL ; ; Column I/O ; Y ;
; 84 ; 70 ; 4 ; ext_addr[5] ; output ; LVTTL ; ; Column I/O ; Y ;
; 85 ; 71 ; 4 ; ext_addr[4] ; output ; LVTTL ; ; Column I/O ; Y ;
; 86 ; 72 ; 4 ; ext_addr[3] ; output ; LVTTL ; ; Column I/O ; Y ;
; 87 ; 73 ; 4 ; ext_addr[2] ; output ; LVTTL ; ; Column I/O ; Y ;
; 88 ; 74 ; 4 ; ext_addr[1] ; output ; LVTTL ; ; Column I/O ; Y ;
; 89 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 90 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ;
; 91 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 92 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ;
; 93 ; 75 ; 4 ; ext_addr[0] ; output ; LVTTL ; ; Column I/O ; Y ;
; 94 ; 76 ; 4 ; ext_data[0] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 95 ; 77 ; 4 ; ext_data[8] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 96 ; 78 ; 4 ; ext_data[1] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 97 ; 79 ; 4 ; ext_data[9] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 98 ; 80 ; 4 ; ext_data[2] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 99 ; 81 ; 4 ; ext_data[10] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 100 ; 82 ; 4 ; ext_data[3] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 101 ; 83 ; 4 ; ext_data[11] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 102 ; 84 ; 4 ; ext_data[4] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 103 ; 85 ; 4 ; ext_data[12] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 104 ; 86 ; 4 ; ext_data[5] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 105 ; 87 ; 4 ; ext_data[13] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 106 ; 88 ; 4 ; ext_data[6] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 107 ; 89 ; 4 ; ext_data[14] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 108 ; 90 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 109 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 110 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ;
; 111 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 112 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ;
; 113 ; 91 ; 4 ; ext_data[7] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 114 ; 92 ; 4 ; ext_data[15] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; 115 ; 93 ; 4 ; flash_byte ; output ; LVTTL ; ; Column I/O ; Y ;
; 116 ; 94 ; 4 ; sram_ce_n ; output ; LVTTL ; ; Column I/O ; Y ;
; 117 ; 95 ; 4 ; flash_ce_n ; output ; LVTTL ; ; Column I/O ; Y ;
; 118 ; 96 ; 4 ; oe_n ; output ; LVTTL ; ; Column I/O ; Y ;
; 119 ; 97 ; 4 ; sdram_ce_n ; output ; LVTTL ; ; Column I/O ; Y ;
; 120 ; 98 ; 4 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; 121 ; 99 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 122 ; 100 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 123 ; 101 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 124 ; 102 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 125 ; 103 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 126 ; 104 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 127 ; 105 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 128 ; 106 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 129 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 130 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ;
; 131 ; 107 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 132 ; 108 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 133 ; 109 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 134 ; 110 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 135 ; 111 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 136 ; 112 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 137 ; 113 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 138 ; 114 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 139 ; 115 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 140 ; 116 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 141 ; 117 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 142 ; ; 1 ; GND ; gnd ; ; ; -- ; ;
; 143 ; 118 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 144 ; 119 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; 145 ; 120 ; 3 ; ^CONF_DONE ; ; ; ; -- ; ;
; 146 ; 121 ; 3 ; ^nSTATUS ; ; ; ; -- ; ;
; 147 ; 122 ; 3 ; #altera_reserved_tck ; input ; LVTTL ; ; -- ; N ;
; 148 ; 123 ; 3 ; #altera_reserved_tms ; input ; LVTTL ; ; -- ; N ;
; 149 ; 124 ; 3 ; #altera_reserved_tdo ; output ; LVTTL ; ; -- ; N ;
; 150 ; ; 1 ; GNDG_PLL2 ; gnd ; ; ; -- ; ;
; 151 ; ; 1 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -