📄 workonebeta.map.rpt
字号:
; Allow Any ROM Size For Recognition ; Off ; Off ;
; Allow Any Shift Register Size For Recognition ; Off ; Off ;
; Ignore translate_off and synthesis_off directives ; Off ; Off ;
; Show Parameter Settings Tables in Synthesis Report ; On ; On ;
; Ignore Maximum Fan-Out Assignments ; Off ; Off ;
; Retiming Meta-Stability Register Sequence Length ; 2 ; 2 ;
; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ;
; HDL message level ; Level2 ; Level2 ;
; Suppress Register Optimization Related Messages ; Off ; Off ;
; Number of Removed Registers Reported in Synthesis Report ; 100 ; 100 ;
; Clock MUX Protection ; On ; On ;
; Use smart compilation ; Off ; Off ;
+--------------------------------------------------------------------------------+--------------------+--------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read ;
+----------------------------------+-----------------+------------------------------+-----------------------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type ; File Name with Absolute Path ;
+----------------------------------+-----------------+------------------------------+-----------------------------------------------------------------------------------+
; WorkOne.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/WorkOne.v ;
; Adjust.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/Adjust.v ;
; Adapter.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/Adapter.v ;
; Read.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/Read.v ;
; Measure.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/Measure.v ;
; Strobe.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/Strobe.v ;
; DDS.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/DDS.v ;
; Accumulater.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/Accumulater.v ;
; FreFindTable.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/FreFindTable.v ;
; PhaseFindTable.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/PhaseFindTable.v ;
; SinFindTable.v ; yes ; User Verilog HDL File ; F:/电赛/Quartus/WorkOneBetaC/SinFindTable.v ;
; altsyncram.tdf ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/altsyncram.tdf ;
; stratix_ram_block.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/stratix_ram_block.inc ;
; lpm_mux.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/lpm_mux.inc ;
; lpm_decode.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/lpm_decode.inc ;
; aglobal71.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/aglobal71.inc ;
; a_rdenreg.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/a_rdenreg.inc ;
; altrom.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/altrom.inc ;
; altram.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/altram.inc ;
; altdpram.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/altdpram.inc ;
; altqpram.inc ; yes ; Megafunction ; e:/program files/quartus ii/quartus/libraries/megafunctions/altqpram.inc ;
; db/altsyncram_fp21.tdf ; yes ; Auto-Generated Megafunction ; F:/电赛/Quartus/WorkOneBetaC/db/altsyncram_fp21.tdf ;
; db/altsyncram_4331.tdf ; yes ; Auto-Generated Megafunction ; F:/电赛/Quartus/WorkOneBetaC/db/altsyncram_4331.tdf ;
; db/altsyncram_v531.tdf ; yes ; Auto-Generated Megafunction ; F:/电赛/Quartus/WorkOneBetaC/db/altsyncram_v531.tdf ;
+----------------------------------+-----------------+------------------------------+-----------------------------------------------------------------------------------+
+--------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+---------------------------------------------+----------+
; Resource ; Usage ;
+---------------------------------------------+----------+
; Total logic elements ; 474 ;
; -- Combinational with no register ; 159 ;
; -- Register only ; 97 ;
; -- Combinational with a register ; 218 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 109 ;
; -- 3 input functions ; 75 ;
; -- 2 input functions ; 176 ;
; -- 1 input functions ; 13 ;
; -- 0 input functions ; 4 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 270 ;
; -- arithmetic mode ; 204 ;
; -- qfbk mode ; 0 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 67 ;
; -- asynchronous clear/load mode ; 224 ;
; ; ;
; Total registers ; 315 ;
; Total logic cells in carry chains ; 214 ;
; I/O pins ; 50 ;
; Total memory bits ; 51718 ;
; Maximum fan-out node ; SysClock ;
; Maximum fan-out ; 181 ;
; Total fan-out ; 2491 ;
; Average fan-out ; 4.29 ;
+---------------------------------------------+----------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+----------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Library Name ;
+----------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------+--------------+
; |TopLayer ; 474 (2) ; 315 ; 51718 ; 50 ; 0 ; 159 (1) ; 97 (1) ; 218 (0) ; 214 (0) ; 0 (0) ; |TopLayer ; work ;
; |Adapter:AdapterU0| ; 0 (0) ; 0 ; 27142 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|Adapter:AdapterU0 ; work ;
; |FreFindTable:FreFindTableU0| ; 0 (0) ; 0 ; 22022 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|Adapter:AdapterU0|FreFindTable:FreFindTableU0 ; work ;
; |altsyncram:altsyncram_component| ; 0 (0) ; 0 ; 22022 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|Adapter:AdapterU0|FreFindTable:FreFindTableU0|altsyncram:altsyncram_component ; work ;
; |altsyncram_fp21:auto_generated| ; 0 (0) ; 0 ; 22022 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|Adapter:AdapterU0|FreFindTable:FreFindTableU0|altsyncram:altsyncram_component|altsyncram_fp21:auto_generated ; work ;
; |PhaseFindTable:PhaseFindTableU0| ; 0 (0) ; 0 ; 5120 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|Adapter:AdapterU0|PhaseFindTable:PhaseFindTableU0 ; work ;
; |altsyncram:altsyncram_component| ; 0 (0) ; 0 ; 5120 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|Adapter:AdapterU0|PhaseFindTable:PhaseFindTableU0|altsyncram:altsyncram_component ; work ;
; |altsyncram_4331:auto_generated| ; 0 (0) ; 0 ; 5120 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|Adapter:AdapterU0|PhaseFindTable:PhaseFindTableU0|altsyncram:altsyncram_component|altsyncram_4331:auto_generated ; work ;
; |Adjust:AdjustU0| ; 107 (70) ; 49 ; 0 ; 0 ; 0 ; 58 (50) ; 0 (0) ; 49 (20) ; 47 (19) ; 0 (0) ; |TopLayer|Adjust:AdjustU0 ; work ;
; |Strobe:ScanClockDivider| ; 37 (37) ; 29 ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 29 (29) ; 28 (28) ; 0 (0) ; |TopLayer|Adjust:AdjustU0|Strobe:ScanClockDivider ; work ;
; |DDS:DDSU0| ; 40 (10) ; 30 ; 24576 ; 0 ; 0 ; 10 (10) ; 0 (0) ; 30 (0) ; 40 (10) ; 0 (0) ; |TopLayer|DDS:DDSU0 ; work ;
; |Accumulater:AccumulaterU0| ; 30 (30) ; 30 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 30 (30) ; 30 (30) ; 0 (0) ; |TopLayer|DDS:DDSU0|Accumulater:AccumulaterU0 ; work ;
; |SinFindTable:SinFindTableU0| ; 0 (0) ; 0 ; 12288 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|DDS:DDSU0|SinFindTable:SinFindTableU0 ; work ;
; |altsyncram:altsyncram_component| ; 0 (0) ; 0 ; 12288 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|DDS:DDSU0|SinFindTable:SinFindTableU0|altsyncram:altsyncram_component ; work ;
; |altsyncram_v531:auto_generated| ; 0 (0) ; 0 ; 12288 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|DDS:DDSU0|SinFindTable:SinFindTableU0|altsyncram:altsyncram_component|altsyncram_v531:auto_generated ; work ;
; |SinFindTable:SinFindTableU1| ; 0 (0) ; 0 ; 12288 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|DDS:DDSU0|SinFindTable:SinFindTableU1 ; work ;
; |altsyncram:altsyncram_component| ; 0 (0) ; 0 ; 12288 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|DDS:DDSU0|SinFindTable:SinFindTableU1|altsyncram:altsyncram_component ; work ;
; |altsyncram_v531:auto_generated| ; 0 (0) ; 0 ; 12288 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |TopLayer|DDS:DDSU0|SinFindTable:SinFindTableU1|altsyncram:altsyncram_component|altsyncram_v531:auto_generated ; work ;
; |Measure:MeasureU0| ; 155 (116) ; 129 ; 0 ; 0 ; 0 ; 26 (16) ; 0 (0) ; 129 (100) ; 121 (93) ; 0 (0) ; |TopLayer|Measure:MeasureU0 ; work ;
; |Strobe:SystemClockDivider| ; 39 (39) ; 29 ; 0 ; 0 ; 0 ; 10 (10) ; 0 (0) ; 29 (29) ; 28 (28) ; 0 (0) ; |TopLayer|Measure:MeasureU0|Strobe:SystemClockDivider ; work ;
; |Read:ReadU0| ; 170 (170) ; 106 ; 0 ; 0 ; 0 ; 64 (64) ; 96 (96) ; 10 (10) ; 6 (6) ; 0 (0) ; |TopLayer|Read:ReadU0 ; work ;
+----------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary ;
+-----------------------------------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+-------+-------------+
; Name ; Type ; Mode ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size ; MIF ;
+-----------------------------------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+-------+-------------+
; Adapter:AdapterU0|FreFindTable:FreFindTableU0|altsyncram:altsyncram_component|altsyncram_fp21:auto_generated|ALTSYNCRAM ; AUTO ; ROM ; 1001 ; 22 ; -- ; -- ; 22022 ; Hz.mif ;
; Adapter:AdapterU0|PhaseFindTable:PhaseFindTableU0|altsyncram:altsyncram_component|altsyncram_4331:auto_generated|ALTSYNCRAM ; AUTO ; ROM ; 512 ; 10 ; -- ; -- ; 5120 ; Degree.mif ;
; DDS:DDSU0|SinFindTable:SinFindTableU0|altsyncram:altsyncram_component|altsyncram_v531:auto_generated|ALTSYNCRAM ; AUTO ; ROM ; 1024 ; 12 ; -- ; -- ; 12288 ; Sin_12b.mif ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -