⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 all_01.fit.rpt

📁 eda 开发数字钟的设计具体编程代码和开发流程与设计图
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; PCI I/O                                            ; Off                ; Off                            ;
; Weak Pull-Up Resistor                              ; Off                ; Off                            ;
; Enable Bus-Hold Circuitry                          ; Off                ; Off                            ;
; Auto Global Memory Control Signals                 ; Off                ; Off                            ;
; Auto Packed Registers -- Cyclone                   ; Auto               ; Auto                           ;
; Auto Delay Chains                                  ; On                 ; On                             ;
; Auto Merge PLLs                                    ; On                 ; On                             ;
; Perform Physical Synthesis for Combinational Logic ; Off                ; Off                            ;
; Perform Register Duplication                       ; Off                ; Off                            ;
; Perform Register Retiming                          ; Off                ; Off                            ;
; Perform Asynchronous Signal Pipelining             ; Off                ; Off                            ;
; Physical Synthesis Effort Level                    ; Normal             ; Normal                         ;
; Logic Cell Insertion - Logic Duplication           ; Auto               ; Auto                           ;
; Auto Global Clock                                  ; On                 ; On                             ;
; Auto Global Register Control Signals               ; On                 ; On                             ;
+----------------------------------------------------+--------------------+--------------------------------+


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in C:/Documents and Settings/Administrator/桌面/quar42_CYC_DEMO_V2_test/all_01.pin.


+----------------------------------------------------------------------+
; Fitter Resource Usage Summary                                        ;
+---------------------------------------------+------------------------+
; Resource                                    ; Usage                  ;
+---------------------------------------------+------------------------+
; Total logic elements                        ; 686 / 2,910 ( 24 % )   ;
;     -- Combinational with no register       ; 558                    ;
;     -- Register only                        ; 8                      ;
;     -- Combinational with a register        ; 120                    ;
;                                             ;                        ;
; Logic element usage by number of LUT inputs ;                        ;
;     -- 4 input functions                    ; 369                    ;
;     -- 3 input functions                    ; 81                     ;
;     -- 2 input functions                    ; 198                    ;
;     -- 1 input functions                    ; 38                     ;
;     -- 0 input functions                    ; 0                      ;
;                                             ;                        ;
; Logic elements by mode                      ;                        ;
;     -- normal mode                          ; 547                    ;
;     -- arithmetic mode                      ; 139                    ;
;     -- qfbk mode                            ; 16                     ;
;     -- register cascade mode                ; 0                      ;
;     -- synchronous clear/load mode          ; 15                     ;
;     -- asynchronous clear/load mode         ; 0                      ;
;                                             ;                        ;
; Total LABs                                  ; 83 / 291 ( 29 % )      ;
; Logic elements in carry chains              ; 162                    ;
; User inserted logic elements                ; 0                      ;
; Virtual pins                                ; 0                      ;
; I/O pins                                    ; 43 / 104 ( 41 % )      ;
;     -- Clock pins                           ; 1 / 2 ( 50 % )         ;
; Global signals                              ; 8                      ;
; M4Ks                                        ; 0 / 13 ( 0 % )         ;
; Total memory bits                           ; 0 / 59,904 ( 0 % )     ;
; Total RAM block bits                        ; 0 / 59,904 ( 0 % )     ;
; PLLs                                        ; 1 / 1 ( 100 % )        ;
; Global clocks                               ; 8 / 8 ( 100 % )        ;
; Maximum fan-out node                        ; clock2:15|clkout       ;
; Maximum fan-out                             ; 42                     ;
; Highest non-global fan-out signal           ; debugled:10|dig_cnt[0] ;
; Highest non-global fan-out                  ; 35                     ;
; Total fan-out                               ; 2378                   ;
; Average fan-out                             ; 3.25                   ;
+---------------------------------------------+------------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                    ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name    ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; CLK20M  ; 16    ; 1        ; 0            ; 8            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[10] ; 72    ; 4        ; 26           ; 0            ; 0           ; 8                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[11] ; 73    ; 3        ; 27           ; 1            ; 1           ; 8                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[12] ; 74    ; 3        ; 27           ; 1            ; 0           ; 8                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[1]  ; 59    ; 4        ; 18           ; 0            ; 0           ; 6                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[2]  ; 60    ; 4        ; 20           ; 0            ; 2           ; 8                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[3]  ; 61    ; 4        ; 20           ; 0            ; 1           ; 6                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[4]  ; 62    ; 4        ; 20           ; 0            ; 0           ; 7                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[5]  ; 67    ; 4        ; 22           ; 0            ; 1           ; 9                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[6]  ; 68    ; 4        ; 22           ; 0            ; 0           ; 8                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[7]  ; 69    ; 4        ; 24           ; 0            ; 1           ; 4                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[8]  ; 70    ; 4        ; 24           ; 0            ; 0           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; KEY[9]  ; 71    ; 4        ; 26           ; 0            ; 1           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                    ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
; Name        ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load  ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
; DIG[1]      ; 126   ; 2        ; 16           ; 14           ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; DIG[2]      ; 125   ; 2        ; 16           ; 14           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; DIG[3]      ; 128   ; 2        ; 12           ; 14           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; DIG[4]      ; 127   ; 2        ; 12           ; 14           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -