📄 dds.fit.rpt
字号:
; Optimize Timing ; Normal compilation ; Normal compilation ;
; Optimize IOC Register Placement for Timing ; On ; On ;
; Limit to One Fitting Attempt ; Off ; Off ;
; Final Placement Optimizations ; Automatically ; Automatically ;
; Fitter Aggressive Routability Optimizations ; Automatically ; Automatically ;
; Fitter Initial Placement Seed ; 1 ; 1 ;
; Slow Slew Rate ; Off ; Off ;
; PCI I/O ; Off ; Off ;
; Weak Pull-Up Resistor ; Off ; Off ;
; Enable Bus-Hold Circuitry ; Off ; Off ;
; Auto Global Memory Control Signals ; Off ; Off ;
; Auto Packed Registers -- Cyclone ; Auto ; Auto ;
; Auto Delay Chains ; On ; On ;
; Auto Merge PLLs ; On ; On ;
; Perform Physical Synthesis for Combinational Logic ; Off ; Off ;
; Perform Register Duplication ; Off ; Off ;
; Perform Register Retiming ; Off ; Off ;
; Perform Asynchronous Signal Pipelining ; Off ; Off ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
; Physical Synthesis Effort Level ; Normal ; Normal ;
; Logic Cell Insertion - Logic Duplication ; Auto ; Auto ;
; Auto Register Duplication ; Auto ; Auto ;
; Auto Global Clock ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
+----------------------------------------------------+--------------------------------+--------------------------------+
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/zx/quartus_project/dds/DDS/DDS.pin.
+--------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+----------------------------------------------------------------------------------+
; Resource ; Usage ;
+---------------------------------------------+----------------------------------------------------------------------------------+
; Total logic elements ; 2,712 / 5,980 ( 45 % ) ;
; -- Combinational with no register ; 625 ;
; -- Register only ; 1024 ;
; -- Combinational with a register ; 1063 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 1392 ;
; -- 3 input functions ; 262 ;
; -- 2 input functions ; 28 ;
; -- 1 input functions ; 403 ;
; -- 0 input functions ; 627 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 2679 ;
; -- arithmetic mode ; 33 ;
; -- qfbk mode ; 1032 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 1659 ;
; -- asynchronous clear/load mode ; 13 ;
; ; ;
; Total LABs ; 312 / 598 ( 52 % ) ;
; Logic elements in carry chains ; 39 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 24 / 185 ( 13 % ) ;
; -- Clock pins ; 1 / 2 ( 50 % ) ;
; Global signals ; 6 ;
; M4Ks ; 9 / 20 ( 45 % ) ;
; Total memory bits ; 34,816 / 92,160 ( 38 % ) ;
; Total RAM block bits ; 41,472 / 92,160 ( 45 % ) ;
; PLLs ; 0 / 2 ( 0 % ) ;
; Global clocks ; 6 / 8 ( 75 % ) ;
; Maximum fan-out node ; WR ;
; Maximum fan-out ; 2049 ;
; Highest non-global fan-out signal ; AddrCt:inst5|lpm_counter:lpm_counter_component|cntr_adh:auto_generated|safe_q[3] ;
; Highest non-global fan-out ; 265 ;
; Total fan-out ; 11745 ;
; Average fan-out ; 4.28 ;
+---------------------------------------------+----------------------------------------------------------------------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; ALE ; 134 ; 3 ; 35 ; 5 ; 1 ; 9 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; CS ; 136 ; 3 ; 35 ; 6 ; 1 ; 258 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; EN ; 173 ; 3 ; 35 ; 18 ; 2 ; 13 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; RD ; 179 ; 3 ; 35 ; 20 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; WR ; 177 ; 3 ; 35 ; 19 ; 1 ; 2049 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fpgaclk ; 29 ; 1 ; 0 ; 11 ; 0 ; 11 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -