📄 dianti.tan.rpt
字号:
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+--------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+--------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 149.12 MHz ( period = 6.706 ns ) ; dd_cc[4] ; en_up ; clk ; clk ; None ; None ; 6.445 ns ;
; N/A ; 153.30 MHz ( period = 6.523 ns ) ; dd_cc[4] ; en_dw ; clk ; clk ; None ; None ; 6.262 ns ;
; N/A ; 154.63 MHz ( period = 6.467 ns ) ; dd_cc[4] ; opendoor ; clk ; clk ; None ; None ; 6.206 ns ;
; N/A ; 155.88 MHz ( period = 6.415 ns ) ; dd_cc[3] ; en_dw ; clk ; clk ; None ; None ; 6.154 ns ;
; N/A ; 157.16 MHz ( period = 6.363 ns ) ; dd_cc[2] ; en_up ; clk ; clk ; None ; None ; 6.102 ns ;
; N/A ; 158.78 MHz ( period = 6.298 ns ) ; updown ; en_dw ; clk ; clk ; None ; None ; 6.045 ns ;
; N/A ; 159.92 MHz ( period = 6.253 ns ) ; dd_cc[5] ; en_dw ; clk ; clk ; None ; None ; 5.992 ns ;
; N/A ; 160.85 MHz ( period = 6.217 ns ) ; dd_cc[5] ; en_up ; clk ; clk ; None ; None ; 5.956 ns ;
; N/A ; 161.81 MHz ( period = 6.180 ns ) ; dd_cc[2] ; en_dw ; clk ; clk ; None ; None ; 5.919 ns ;
; N/A ; 163.29 MHz ( period = 6.124 ns ) ; dd_cc[2] ; opendoor ; clk ; clk ; None ; None ; 5.863 ns ;
; N/A ; 163.99 MHz ( period = 6.098 ns ) ; q ; d66 ; clk ; clk ; None ; None ; 5.837 ns ;
; N/A ; 163.99 MHz ( period = 6.098 ns ) ; q ; d55 ; clk ; clk ; None ; None ; 5.837 ns ;
; N/A ; 166.22 MHz ( period = 6.016 ns ) ; d66 ; en_dw ; clk ; clk ; None ; None ; 5.763 ns ;
; N/A ; 167.28 MHz ( period = 5.978 ns ) ; updown ; en_up ; clk ; clk ; None ; None ; 5.725 ns ;
; N/A ; 167.28 MHz ( period = 5.978 ns ) ; dd_cc[5] ; opendoor ; clk ; clk ; None ; None ; 5.717 ns ;
; N/A ; 168.61 MHz ( period = 5.931 ns ) ; c_u44 ; en_dw ; clk ; clk ; None ; None ; 5.678 ns ;
; N/A ; 169.20 MHz ( period = 5.910 ns ) ; en_dw ; door[1]~reg0 ; clk ; clk ; None ; None ; 5.641 ns ;
; N/A ; 169.84 MHz ( period = 5.888 ns ) ; dd_cc[3] ; en_up ; clk ; clk ; None ; None ; 5.627 ns ;
; N/A ; 171.03 MHz ( period = 5.847 ns ) ; updown ; opendoor ; clk ; clk ; None ; None ; 5.594 ns ;
; N/A ; 171.73 MHz ( period = 5.823 ns ) ; en_up ; door[1]~reg0 ; clk ; clk ; None ; None ; 5.554 ns ;
; N/A ; 172.06 MHz ( period = 5.812 ns ) ; q ; d44 ; clk ; clk ; None ; None ; 5.551 ns ;
; N/A ; 175.01 MHz ( period = 5.714 ns ) ; dd_cc[1] ; en_up ; clk ; clk ; None ; None ; 5.453 ns ;
; N/A ; 177.02 MHz ( period = 5.649 ns ) ; dd_cc[3] ; opendoor ; clk ; clk ; None ; None ; 5.388 ns ;
; N/A ; 178.22 MHz ( period = 5.611 ns ) ; c_u44 ; en_up ; clk ; clk ; None ; None ; 5.358 ns ;
; N/A ; 179.60 MHz ( period = 5.568 ns ) ; c_d44 ; en_dw ; clk ; clk ; None ; None ; 5.315 ns ;
; N/A ; 180.80 MHz ( period = 5.531 ns ) ; dd_cc[1] ; en_dw ; clk ; clk ; None ; None ; 5.270 ns ;
; N/A ; 182.65 MHz ( period = 5.475 ns ) ; dd_cc[1] ; opendoor ; clk ; clk ; None ; None ; 5.214 ns ;
; N/A ; 185.94 MHz ( period = 5.378 ns ) ; q2[0] ; en_dw ; clk ; clk ; None ; None ; 5.125 ns ;
; N/A ; 185.98 MHz ( period = 5.377 ns ) ; c_d22 ; en_dw ; clk ; clk ; None ; None ; 5.124 ns ;
; N/A ; 186.25 MHz ( period = 5.369 ns ) ; q2[0] ; door[1]~reg0 ; clk ; clk ; None ; None ; 5.108 ns ;
; N/A ; 189.11 MHz ( period = 5.288 ns ) ; q2[0] ; c_u33 ; clk ; clk ; None ; None ; 5.027 ns ;
; N/A ; 189.50 MHz ( period = 5.277 ns ) ; q ; c_u55 ; clk ; clk ; None ; None ; 5.016 ns ;
; N/A ; 189.50 MHz ( period = 5.277 ns ) ; q ; c_u44 ; clk ; clk ; None ; None ; 5.016 ns ;
; N/A ; 190.55 MHz ( period = 5.248 ns ) ; c_d44 ; en_up ; clk ; clk ; None ; None ; 4.995 ns ;
; N/A ; 190.62 MHz ( period = 5.246 ns ) ; q2[0] ; c_d66 ; clk ; clk ; None ; None ; 4.985 ns ;
; N/A ; 191.53 MHz ( period = 5.221 ns ) ; c_d55 ; opendoor ; clk ; clk ; None ; None ; 4.968 ns ;
; N/A ; 192.05 MHz ( period = 5.207 ns ) ; c_u22 ; en_dw ; clk ; clk ; None ; None ; 4.954 ns ;
; N/A ; 192.38 MHz ( period = 5.198 ns ) ; q2[1] ; en_dw ; clk ; clk ; None ; None ; 4.945 ns ;
; N/A ; 192.72 MHz ( period = 5.189 ns ) ; q2[1] ; door[1]~reg0 ; clk ; clk ; None ; None ; 4.928 ns ;
; N/A ; 192.90 MHz ( period = 5.184 ns ) ; q2[0] ; d66 ; clk ; clk ; None ; None ; 4.923 ns ;
; N/A ; 192.90 MHz ( period = 5.184 ns ) ; q2[0] ; d55 ; clk ; clk ; None ; None ; 4.923 ns ;
; N/A ; 195.77 MHz ( period = 5.108 ns ) ; q2[1] ; c_u33 ; clk ; clk ; None ; None ; 4.847 ns ;
; N/A ; 196.04 MHz ( period = 5.101 ns ) ; q2[2] ; en_dw ; clk ; clk ; None ; None ; 4.848 ns ;
; N/A ; 196.27 MHz ( period = 5.095 ns ) ; q ; c_d55 ; clk ; clk ; None ; None ; 4.834 ns ;
; N/A ; 196.39 MHz ( period = 5.092 ns ) ; q2[2] ; door[1]~reg0 ; clk ; clk ; None ; None ; 4.831 ns ;
; N/A ; 196.85 MHz ( period = 5.080 ns ) ; c_d66 ; en_dw ; clk ; clk ; None ; None ; 4.827 ns ;
; N/A ; 197.39 MHz ( period = 5.066 ns ) ; q2[1] ; c_d66 ; clk ; clk ; None ; None ; 4.805 ns ;
; N/A ; 197.63 MHz ( period = 5.060 ns ) ; opendoor ; q1[1] ; clk ; clk ; None ; None ; 4.791 ns ;
; N/A ; 197.63 MHz ( period = 5.060 ns ) ; opendoor ; q1[0] ; clk ; clk ; None ; None ; 4.791 ns ;
; N/A ; 197.63 MHz ( period = 5.060 ns ) ; opendoor ; q1[2] ; clk ; clk ; None ; None ; 4.791 ns ;
; N/A ; 198.33 MHz ( period = 5.042 ns ) ; q2[0] ; led[5]~reg0 ; clk ; clk ; None ; None ; 4.789 ns ;
; N/A ; 199.08 MHz ( period = 5.023 ns ) ; q2[0] ; c_d33 ; clk ; clk ; None ; None ; 4.762 ns ;
; N/A ; 199.56 MHz ( period = 5.011 ns ) ; q2[2] ; c_u33 ; clk ; clk ; None ; None ; 4.750 ns ;
; N/A ; 199.84 MHz ( period = 5.004 ns ) ; q2[1] ; d66 ; clk ; clk ; None ; None ; 4.743 ns ;
; N/A ; 199.84 MHz ( period = 5.004 ns ) ; q2[1] ; d55 ; clk ; clk ; None ; None ; 4.743 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -