📄 muxcntlr.hier_info
字号:
|muxcntlr
CLE_EM_A2 => V33_SM_CLE_EM_A2~0.DATAB
ALE_EM_A1 => V33_SM_ALE_EM_A1~0.DATAB
ATA2_EM_A0 => V33_CF_ATA2_EM_A0~0.DATAB
ATA2_EM_A0 => V33_ATA_DA2~0.DATAB
ATA1_EM_BA1 => V33_CF_ATA1_EM_BA1~0.DATAB
ATA1_EM_BA1 => V33_ATA_DA1~0.DATAB
ATA0_EM_BA0 => V33_CF_ATA0_EM_BA0~0.DATAB
ATA0_EM_BA0 => V33_ATA_DA0~0.DATAB
WRITE_WE => V33_SM_WRITE_WE~0.DATAB
WRITE_WE => V33_CF_WRITE_WE~0.DATAB
WRITE_WE => V33_ATA_DIOW~0.DATAB
WRITE_WE => V18_EM_DATA_BUF_EN~4.IN1
READ_OE => V33_SM_READ_OE~0.DATAB
READ_OE => V33_CF_READ_OE~0.DATAB
READ_OE => V33_ATA_DIOR~0.DATAB
READ_OE => V18_EM_DATA_BUF_DIR~4.IN1
READ_OE => V18_EM_DATA_BUF_EN~3.IN0
ATA_DIR => V18_EM_DATA_BUF_DIR~0.IN1
ATA_DIR => V18_EM_DATA_BUF_DIR~1.IN0
ATA_DIR => V33_ATA_BUFF_DIR.DATAIN
ATA_CS1 => V33_CF_ATA_CS1~0.DATAB
ATA_CS1 => V33_ATA_CS1~0.DATAB
ATA_CS1 => V18_EM_DATA_BUF_EN~0.IN1
ATA_CS0 => V33_CF_ATA_CS0~0.DATAB
ATA_CS0 => V33_ATA_CS0~0.DATAB
ATA_CS0 => V18_EM_DATA_BUF_EN~0.IN0
UART_TXD1_DMACK => V33_ATA_DMACK~0.DATAB
UART_TXD1_DMACK => V18_EM_DATA_BUF_EN~5.IN1
UART_RXD1_DMARQ <= UART_RXD1_DMARQ~0.DB_MAX_OUTPUT_PORT_TYPE
EM_CS2 => V18_EM_DATA_BUF_DIR~3.IN1
WAIT_BUSY <= WAIT_BUSY~6.DB_MAX_OUTPUT_PORT_TYPE
V18_EM_DATA_BUF_DIR <= V18_EM_DATA_BUF_DIR~5.DB_MAX_OUTPUT_PORT_TYPE
V18_EM_DATA_BUF_EN <= V18_EM_DATA_BUF_EN~7.DB_MAX_OUTPUT_PORT_TYPE
V18_SYS_RESETZ => V33_SYS_RESETZ.DATAIN
V18_SYS_RESETZ => V33_ATA_RESETn.DATAIN
NAND_BUSY => WAIT_BUSY~5.IN1
INTRQ_EM_RNW <= INTRQ_EM_RNW~3.DB_MAX_OUTPUT_PORT_TYPE
MSP430_INT_OUT <= MSP430_INT_IN.DB_MAX_OUTPUT_PORT_TYPE
CPLD_TIMER_OUT <= div8[2].DB_MAX_OUTPUT_PORT_TYPE
V33_SM_ALE_EM_A1 <= V33_SM_ALE_EM_A1~0.DB_MAX_OUTPUT_PORT_TYPE
V33_SM_CLE_EM_A2 <= V33_SM_CLE_EM_A2~0.DB_MAX_OUTPUT_PORT_TYPE
V33_SM_WRITE_WE <= V33_SM_WRITE_WE~0.DB_MAX_OUTPUT_PORT_TYPE
V33_SM_READ_OE <= V33_SM_READ_OE~0.DB_MAX_OUTPUT_PORT_TYPE
V33_SM_SM_CEZ <= V33_SM_CEZ.DB_MAX_OUTPUT_PORT_TYPE
V33_SM_WAIT_BUSY => WAIT_BUSY~3.IN1
V33_CF_INTRQ_EM_RNW => INTRQ_EM_RNW~1.IN1
V33_CF_WAIT_BUSY => WAIT_BUSY~1.IN1
V33_CF_WRITE_WE <= V33_CF_WRITE_WE~0.DB_MAX_OUTPUT_PORT_TYPE
V33_CF_READ_OE <= V33_CF_READ_OE~0.DB_MAX_OUTPUT_PORT_TYPE
V33_CF_ATA_CS0 <= V33_CF_ATA_CS0~0.DB_MAX_OUTPUT_PORT_TYPE
V33_CF_ATA_CS1 <= V33_CF_ATA_CS1~0.DB_MAX_OUTPUT_PORT_TYPE
V33_CF_ATA0_EM_BA0 <= V33_CF_ATA0_EM_BA0~0.DB_MAX_OUTPUT_PORT_TYPE
V33_CF_ATA1_EM_BA1 <= V33_CF_ATA1_EM_BA1~0.DB_MAX_OUTPUT_PORT_TYPE
V33_CF_ATA2_EM_A0 <= V33_CF_ATA2_EM_A0~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_DMARQ => UART_RXD1_DMARQ~0.DATAA
V33_ATA_INTRQ_EM_RNW => INTRQ_EM_RNW~0.IN1
V33_ATA_WAIT_BUSY => WAIT_BUSY~0.IN1
V33_ATA_DA0 <= V33_ATA_DA0~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_DA1 <= V33_ATA_DA1~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_DA2 <= V33_ATA_DA2~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_DMACK <= V33_ATA_DMACK~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_CS0 <= V33_ATA_CS0~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_CS1 <= V33_ATA_CS1~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_DIOR <= V33_ATA_DIOR~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_DIOW <= V33_ATA_DIOW~0.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_BUFF_DIR <= ATA_DIR.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_BUFF_ENZ <= ATA_SEL.DB_MAX_OUTPUT_PORT_TYPE
V33_ATA_RESETn <= V18_SYS_RESETZ.DB_MAX_OUTPUT_PORT_TYPE
V33_SYS_RESETZ <= V18_SYS_RESETZ.DB_MAX_OUTPUT_PORT_TYPE
V33_UART_RXD1 => ~NO_FANOUT~
V33_UART_TXD1 <= V33_UART_TXD1~1.DB_MAX_OUTPUT_PORT_TYPE
V33_TIMER_IN => div8[1].CLK
V33_TIMER_IN => div8[0].CLK
V33_TIMER_IN => div8[2].CLK
SPAREIO1 => ~NO_FANOUT~
SPAREIO2 => ~NO_FANOUT~
SPAREIO3 => ~NO_FANOUT~
V33_SM_CEZ => V33_SM_ALE_EM_A1~0.OUTPUTSELECT
V33_SM_CEZ => V33_SM_CLE_EM_A2~0.OUTPUTSELECT
V33_SM_CEZ => V33_SM_WRITE_WE~0.OUTPUTSELECT
V33_SM_CEZ => V33_SM_READ_OE~0.OUTPUTSELECT
V33_SM_CEZ => V18_EM_DATA_BUF_DIR~3.IN0
V33_SM_CEZ => WAIT_BUSY~3.IN0
V33_SM_CEZ => V33_SM_SM_CEZ.DATAIN
CFN_SEL => SelCF~0.IN1
ATA_SEL => V33_ATA_DA0~0.OUTPUTSELECT
ATA_SEL => V33_ATA_DA1~0.OUTPUTSELECT
ATA_SEL => V33_ATA_DA2~0.OUTPUTSELECT
ATA_SEL => V33_ATA_DMACK~0.OUTPUTSELECT
ATA_SEL => V33_ATA_CS0~0.OUTPUTSELECT
ATA_SEL => V33_ATA_CS1~0.OUTPUTSELECT
ATA_SEL => V33_ATA_DIOR~0.OUTPUTSELECT
ATA_SEL => V33_ATA_DIOW~0.OUTPUTSELECT
ATA_SEL => V18_EM_DATA_BUF_DIR~0.IN0
ATA_SEL => V18_EM_DATA_BUF_EN~6.IN0
ATA_SEL => WAIT_BUSY~0.IN0
ATA_SEL => INTRQ_EM_RNW~0.IN0
ATA_SEL => V33_ATA_BUFF_ENZ.DATAIN
ATA_SEL => UART_RXD1_DMARQ~0.OUTPUTSELECT
MSP430_INT_IN => MSP430_INT_OUT.DATAIN
V33_CF_PWR_ON => SelCF~0.IN0
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -