⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 muxcntlr.fit.rpt

📁 CPLD源码 达芬奇开发套件 很好 <没找到!> 查询更多词典 搜索因特网
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 8        ; 6          ; 1        ; ATA1_EM_BA1          ; input  ; 1.8 V        ;         ; Row I/O    ; Y               ;
; 9        ;            ; 1        ; VCCIO1               ; power  ;              ; 1.8V    ; --         ;                 ;
; 10       ;            ;          ; GNDIO                ; gnd    ;              ;         ; --         ;                 ;
; 11       ;            ;          ; GNDINT               ; gnd    ;              ;         ; --         ;                 ;
; 12       ; 7          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 13       ;            ;          ; VCCINT               ; power  ;              ; 1.8V    ; --         ;                 ;
; 14       ; 8          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 15       ; 9          ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 16       ; 10         ; 1        ; WRITE_WE             ; input  ; 1.8 V        ;         ; Row I/O    ; Y               ;
; 17       ; 11         ; 1        ; READ_OE              ; input  ; 1.8 V        ;         ; Row I/O    ; Y               ;
; 18       ; 12         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 19       ; 13         ; 1        ; EM_CS2               ; input  ; 1.8 V        ;         ; Row I/O    ; Y               ;
; 20       ; 14         ; 1        ; ATA_CS1              ; input  ; 1.8 V        ;         ; Row I/O    ; Y               ;
; 21       ; 15         ; 1        ; ATA_CS0              ; input  ; 1.8 V        ;         ; Row I/O    ; Y               ;
; 22       ; 16         ; 1        ; #TMS                 ; input  ;              ;         ; --         ;                 ;
; 23       ; 17         ; 1        ; #TDI                 ; input  ;              ;         ; --         ;                 ;
; 24       ; 18         ; 1        ; #TCK                 ; input  ;              ;         ; --         ;                 ;
; 25       ; 19         ; 1        ; #TDO                 ; output ;              ;         ; --         ;                 ;
; 26       ; 20         ; 1        ; UART_TXD1_DMACK      ; input  ; 1.8 V        ;         ; Column I/O ; Y               ;
; 27       ; 21         ; 1        ; UART_RXD1_DMARQ      ; output ; 1.8 V        ;         ; Column I/O ; Y               ;
; 28       ; 22         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 29       ; 23         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 30       ; 24         ; 1        ; ATA_DIR              ; input  ; 1.8 V        ;         ; Column I/O ; Y               ;
; 31       ;            ; 1        ; VCCIO1               ; power  ;              ; 1.8V    ; --         ;                 ;
; 32       ;            ;          ; GNDIO                ; gnd    ;              ;         ; --         ;                 ;
; 33       ; 25         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 34       ; 26         ; 1        ; ATA0_EM_BA0          ; input  ; 1.8 V        ;         ; Column I/O ; Y               ;
; 35       ; 27         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 36       ; 28         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 37       ; 29         ; 1        ; CPLD_TIMER_OUT       ; output ; 1.8 V        ;         ; Column I/O ; Y               ;
; 38       ; 30         ; 1        ; INTRQ_EM_RNW         ; output ; 1.8 V        ;         ; Column I/O ; Y               ;
; 39       ; 31         ; 1        ; MSP430_INT_OUT       ; output ; 1.8 V        ;         ; Column I/O ; Y               ;
; 40       ; 32         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 41       ; 33         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 42       ; 34         ; 1        ; WAIT_BUSY            ; output ; 1.8 V        ;         ; Column I/O ; Y               ;
; 43       ; 35         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 44       ; 36         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 45       ;            ; 1        ; VCCIO1               ; power  ;              ; 1.8V    ; --         ;                 ;
; 46       ;            ;          ; GNDIO                ; gnd    ;              ;         ; --         ;                 ;
; 47       ; 37         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 48       ; 38         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 49       ; 39         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 50       ; 40         ; 1        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 51       ; 41         ; 1        ; V18_SYS_RESETZ       ; input  ; 1.8 V        ;         ; Column I/O ; Y               ;
; 52       ; 42         ; 2        ; MSP430_INT_IN        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 53       ; 43         ; 2        ; V33_SYS_RESETZ       ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 54       ; 44         ; 2        ; ATA_SEL              ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 55       ; 45         ; 2        ; CFN_SEL              ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 56       ; 46         ; 2        ; V33_ATA_DMARQ        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 57       ; 47         ; 2        ; V33_ATA_INTRQ_EM_RNW ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 58       ; 48         ; 2        ; V33_ATA_WAIT_BUSY    ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 59       ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 60       ;            ;          ; GNDIO                ; gnd    ;              ;         ; --         ;                 ;
; 61       ; 49         ; 2        ; V33_ATA_CS0          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 62       ; 50         ; 2        ; V33_TIMER_IN         ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 63       ;            ;          ; VCCINT               ; power  ;              ; 1.8V    ; --         ;                 ;
; 64       ; 51         ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Row I/O    ;                 ;
; 65       ;            ;          ; GNDINT               ; gnd    ;              ;         ; --         ;                 ;
; 66       ; 52         ; 2        ; V33_ATA_CS1          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 67       ; 53         ; 2        ; V33_ATA_DA2          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 68       ; 54         ; 2        ; V33_ATA_DMACK        ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 69       ; 55         ; 2        ; V33_ATA_DA1          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 70       ; 56         ; 2        ; V33_ATA_DA0          ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 71       ; 57         ; 2        ; V33_ATA_DIOR         ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 72       ; 58         ; 2        ; V33_ATA_DIOW         ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 73       ; 59         ; 2        ; V33_ATA_RESETn       ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 74       ; 60         ; 2        ; V33_ATA_BUFF_DIR     ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 75       ; 61         ; 2        ; V33_ATA_BUFF_ENZ     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 76       ; 62         ; 2        ; SPAREIO3             ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 77       ; 63         ; 2        ; V33_UART_RXD1        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 78       ; 64         ; 2        ; V33_UART_TXD1        ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 79       ;            ;          ; GNDIO                ; gnd    ;              ;         ; --         ;                 ;
; 80       ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 81       ; 65         ; 2        ; SPAREIO2             ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 82       ; 66         ; 2        ; SPAREIO1             ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 83       ; 67         ; 2        ; V33_CF_INTRQ_EM_RNW  ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 84       ; 68         ; 2        ; V33_CF_WAIT_BUSY     ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 85       ; 69         ; 2        ; V33_CF_WRITE_WE      ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 86       ; 70         ; 2        ; V33_CF_READ_OE       ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 87       ; 71         ; 2        ; V33_CF_ATA_CS0       ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 88       ; 72         ; 2        ; V33_CF_ATA_CS1       ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 89       ; 73         ; 2        ; V33_CF_ATA0_EM_BA0   ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 90       ; 74         ; 2        ; V33_CF_ATA1_EM_BA1   ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 91       ; 75         ; 2        ; V33_CF_ATA2_EM_A0    ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 92       ; 76         ; 2        ; V33_SM_ALE_EM_A1     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 93       ;            ;          ; GNDIO                ; gnd    ;              ;         ; --         ;                 ;
; 94       ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 95       ; 77         ; 2        ; V33_SM_CLE_EM_A2     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 96       ; 78         ; 2        ; V33_SM_WRITE_WE      ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 97       ; 79         ; 2        ; V33_SM_READ_OE       ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 98       ; 80         ; 2        ; V33_SM_SM_CEZ        ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 99       ; 81         ; 2        ; V33_SM_WAIT_BUSY     ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 100      ; 82         ; 2        ; V33_CF_PWR_ON        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                    ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; |muxcntlr                  ; 34 (34)     ; 3            ; 0          ; 62   ; 0            ; 31 (31)      ; 3 (3)             ; 0 (0)            ; 0 (0)           ; |muxcntlr           ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-------------------------------------------------+
; Delay Chain Summary                             ;
+----------------------+----------+---------------+
; Name                 ; Pin Type ; Pad to Core 0 ;
+----------------------+----------+---------------+
; V33_UART_RXD1        ; Input    ; 0             ;
; SPAREIO1             ; Input    ; 0             ;
; SPAREIO2             ; Input    ; 0             ;
; SPAREIO3             ; Input    ; 0             ;
; ATA_SEL              ; Input    ; 0             ;
; V33_ATA_DMARQ        ; Input    ; 0             ;
; V33_CF_PWR_ON        ; Input    ; 0             ;
; CFN_SEL              ; Input    ; 0             ;
; ATA_DIR              ; Input    ; 0             ;
; V33_SM_CEZ           ; Input    ; 0             ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -