📄 muxcntlr.fit.rpt
字号:
+---------------------------------------------+-------------------+
; Total logic elements ; 34 / 240 ( 14 % ) ;
; -- Combinational with no register ; 31 ;
; -- Register only ; 0 ;
; -- Combinational with a register ; 3 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 6 ;
; -- 3 input functions ; 8 ;
; -- 2 input functions ; 17 ;
; -- 1 input functions ; 3 ;
; -- 0 input functions ; 0 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 34 ;
; -- arithmetic mode ; 0 ;
; -- qfbk mode ; 0 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 0 ;
; -- asynchronous clear/load mode ; 0 ;
; ; ;
; Total LABs ; 11 / 24 ( 45 % ) ;
; Logic elements in carry chains ; 0 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 62 / 80 ( 77 % ) ;
; -- Clock pins ; 1 ;
; Global signals ; 1 ;
; UFM blocks ; 0 / 1 ( 0 % ) ;
; Global clocks ; 1 / 4 ( 25 % ) ;
; Maximum fan-out node ; ATA_SEL ;
; Maximum fan-out ; 14 ;
; Total fan-out ; 121 ;
; Average fan-out ; 1.26 ;
+---------------------------------------------+-------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+----------------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+----------------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; ALE_EM_A1 ; 6 ; 1 ; 1 ; 3 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; ATA0_EM_BA0 ; 34 ; 1 ; 3 ; 0 ; 1 ; 2 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; ATA1_EM_BA1 ; 8 ; 1 ; 1 ; 3 ; 2 ; 2 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; ATA2_EM_A0 ; 7 ; 1 ; 1 ; 3 ; 1 ; 2 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; ATA_CS0 ; 21 ; 1 ; 1 ; 1 ; 3 ; 3 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; ATA_CS1 ; 20 ; 1 ; 1 ; 1 ; 2 ; 3 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; ATA_DIR ; 30 ; 1 ; 3 ; 0 ; 3 ; 2 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; ATA_SEL ; 54 ; 2 ; 8 ; 1 ; 2 ; 14 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; CFN_SEL ; 55 ; 2 ; 8 ; 1 ; 1 ; 9 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; CLE_EM_A2 ; 5 ; 1 ; 1 ; 4 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; EM_CS2 ; 19 ; 1 ; 1 ; 1 ; 1 ; 1 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; MSP430_INT_IN ; 52 ; 2 ; 8 ; 1 ; 4 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; NAND_BUSY ; 4 ; 1 ; 1 ; 4 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; READ_OE ; 17 ; 1 ; 1 ; 2 ; 3 ; 5 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; SPAREIO1 ; 82 ; 2 ; 6 ; 5 ; 1 ; 0 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; SPAREIO2 ; 81 ; 2 ; 6 ; 5 ; 0 ; 0 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; SPAREIO3 ; 76 ; 2 ; 7 ; 5 ; 1 ; 0 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; UART_TXD1_DMACK ; 26 ; 1 ; 2 ; 0 ; 3 ; 2 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; V18_SYS_RESETZ ; 51 ; 1 ; 7 ; 0 ; 0 ; 2 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
; V33_ATA_DMARQ ; 56 ; 2 ; 8 ; 1 ; 0 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_ATA_INTRQ_EM_RNW ; 57 ; 2 ; 8 ; 2 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_ATA_WAIT_BUSY ; 58 ; 2 ; 8 ; 2 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_CF_INTRQ_EM_RNW ; 83 ; 2 ; 6 ; 5 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_CF_PWR_ON ; 100 ; 2 ; 2 ; 5 ; 2 ; 9 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_CF_WAIT_BUSY ; 84 ; 2 ; 6 ; 5 ; 3 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_SM_CEZ ; 1 ; 2 ; 2 ; 5 ; 3 ; 7 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_SM_WAIT_BUSY ; 99 ; 2 ; 2 ; 5 ; 1 ; 1 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; V33_TIMER_IN ; 62 ; 2 ; 8 ; 2 ; 0 ; 3 ; 0 ; yes ; no ; no ; Off ; LVTTL ; User ;
; V33_UART_RXD1 ; 77 ; 2 ; 7 ; 5 ; 2 ; 0 ; 0 ; no ; no ; no ; Off ; LVTTL ; User ;
; WRITE_WE ; 16 ; 1 ; 1 ; 2 ; 2 ; 4 ; 0 ; no ; no ; no ; Off ; 1.8 V ; User ;
+----------------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+---------------------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ;
+---------------------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
; CPLD_TIMER_OUT ; 37 ; 1 ; 4 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 1.8 V ; 6mA ; yes ; User ; 10 pF ;
; INTRQ_EM_RNW ; 38 ; 1 ; 4 ; 0 ; 0 ; no ; no ; no ; yes ; no ; no ; Off ; 1.8 V ; 6mA ; yes ; User ; 10 pF ;
; MSP430_INT_OUT ; 39 ; 1 ; 5 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 1.8 V ; 6mA ; no ; User ; 10 pF ;
; UART_RXD1_DMARQ ; 27 ; 1 ; 2 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 1.8 V ; 6mA ; no ; User ; 10 pF ;
; V18_EM_DATA_BUF_DIR ; 2 ; 1 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 1.8 V ; 6mA ; yes ; User ; 10 pF ;
; V18_EM_DATA_BUF_EN ; 3 ; 1 ; 1 ; 4 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 1.8 V ; 6mA ; yes ; User ; 10 pF ;
; V33_ATA_BUFF_DIR ; 74 ; 2 ; 8 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; V33_ATA_BUFF_ENZ ; 75 ; 2 ; 7 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; V33_ATA_CS0 ; 61 ; 2 ; 8 ; 2 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_ATA_CS1 ; 66 ; 2 ; 8 ; 3 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_ATA_DA0 ; 70 ; 2 ; 8 ; 4 ; 4 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_ATA_DA1 ; 69 ; 2 ; 8 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_ATA_DA2 ; 67 ; 2 ; 8 ; 3 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; V33_ATA_DIOR ; 71 ; 2 ; 8 ; 4 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_ATA_DIOW ; 72 ; 2 ; 8 ; 4 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; V33_ATA_DMACK ; 68 ; 2 ; 8 ; 3 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_ATA_RESETn ; 73 ; 2 ; 8 ; 4 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; V33_CF_ATA0_EM_BA0 ; 89 ; 2 ; 4 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_CF_ATA1_EM_BA1 ; 90 ; 2 ; 4 ; 5 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_CF_ATA2_EM_A0 ; 91 ; 2 ; 4 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_CF_ATA_CS0 ; 87 ; 2 ; 5 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_CF_ATA_CS1 ; 88 ; 2 ; 5 ; 5 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_CF_READ_OE ; 86 ; 2 ; 5 ; 5 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_CF_WRITE_WE ; 85 ; 2 ; 5 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_SM_ALE_EM_A1 ; 92 ; 2 ; 3 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_SM_CLE_EM_A2 ; 95 ; 2 ; 3 ; 5 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_SM_READ_OE ; 97 ; 2 ; 3 ; 5 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_SM_SM_CEZ ; 98 ; 2 ; 2 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; V33_SM_WRITE_WE ; 96 ; 2 ; 3 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; yes ; User ; 10 pF ;
; V33_SYS_RESETZ ; 53 ; 2 ; 8 ; 1 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; V33_UART_TXD1 ; 78 ; 2 ; 7 ; 5 ; 3 ; no ; no ; no ; yes ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; WAIT_BUSY ; 42 ; 1 ; 5 ; 0 ; 0 ; no ; no ; no ; yes ; no ; no ; Off ; 1.8 V ; 6mA ; yes ; User ; 10 pF ;
+---------------------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 21 / 38 ( 55 % ) ; 1.8V ; -- ;
; 2 ; 41 / 42 ( 97 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+--------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+
; 1 ; 83 ; 2 ; V33_SM_CEZ ; input ; LVTTL ; ; Column I/O ; Y ;
; 2 ; 0 ; 1 ; V18_EM_DATA_BUF_DIR ; output ; 1.8 V ; ; Row I/O ; Y ;
; 3 ; 1 ; 1 ; V18_EM_DATA_BUF_EN ; output ; 1.8 V ; ; Row I/O ; Y ;
; 4 ; 2 ; 1 ; NAND_BUSY ; input ; 1.8 V ; ; Row I/O ; Y ;
; 5 ; 3 ; 1 ; CLE_EM_A2 ; input ; 1.8 V ; ; Row I/O ; Y ;
; 6 ; 4 ; 1 ; ALE_EM_A1 ; input ; 1.8 V ; ; Row I/O ; Y ;
; 7 ; 5 ; 1 ; ATA2_EM_A0 ; input ; 1.8 V ; ; Row I/O ; Y ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -