📄 cpld_bus.pin
字号:
-- Copyright (C) 1991-2004 Altera Corporation
-- Any megafunction design, and related netlist (encrypted or decrypted),
-- support information, device programming or simulation file, and any other
-- associated documentation or information provided by Altera or a partner
-- under Altera's Megafunction Partnership Program may be used only
-- to program PLD devices (but not masked PLD devices) from Altera. Any
-- other use of such megafunction design, netlist, support information,
-- device programming or simulation file, or any other related documentation
-- or information is prohibited for any other purpose, including, but not
-- limited to modification, reverse engineering, de-compiling, or use with
-- any other silicon devices, unless such use is explicitly licensed under
-- a separate agreement with Altera or a megafunction partner. Title to the
-- intellectual property, including patents, copyrights, trademarks, trade
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
-- support information, device programming or simulation file, or any other
-- related documentation or information provided by Altera or a megafunction
-- partner, remains with Altera, the megafunction partner, or their respective
-- licensors. No other licenses, including any licenses needed under any third
-- party's intellectual property, are provided herein.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC : Dedicated power pin, which MUST be connected to VCC.
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- NON_MIGRATABLE: This pin cannot be migrated.
---------------------------------------------------------------------------------
Quartus II Version 4.2 Build 156 11/29/2004 SJ Web Edition
CHIP "cpld_bus" ASSIGNED TO AN: EPM7128SLC84-15
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
reset : 1 : input : TTL : : : N
clk : 2 : input : TTL : : : N
VCCINT : 3 : power : : 5.0V : :
RD_N : 4 : input : TTL : : : N
PSEN_N : 5 : input : TTL : : : N
data_out6 : 6 : output : TTL : : : N
GND : 7 : gnd : : : :
data_out7 : 8 : output : TTL : : : N
addr[12] : 9 : input : TTL : : : N
data_out47 : 10 : output : TTL : : : N
addr_data[6] : 11 : bidir : TTL : : : N
addr_data[7] : 12 : bidir : TTL : : : N
VCCIO : 13 : power : : 5.0V : :
TDI : 14 : input : TTL : : : N
data_out15 : 15 : output : TTL : : : N
data_out42 : 16 : output : TTL : : : N
data_out45 : 17 : output : TTL : : : N
data_out35 : 18 : output : TTL : : : N
GND : 19 : gnd : : : :
data_out0 : 20 : output : TTL : : : N
data_out5 : 21 : output : TTL : : : N
data_out25 : 22 : output : TTL : : : N
TMS : 23 : input : TTL : : : N
data_out13 : 24 : output : TTL : : : N
data_out43 : 25 : output : TTL : : : N
VCCIO : 26 : power : : 5.0V : :
data_out33 : 27 : output : TTL : : : N
data_out3 : 28 : output : TTL : : : N
data_out23 : 29 : output : TTL : : : N
addr_data[5] : 30 : bidir : TTL : : : N
addr_data[3] : 31 : bidir : TTL : : : N
GND : 32 : gnd : : : :
data_out40 : 33 : output : TTL : : : N
data_out12 : 34 : output : TTL : : : N
data_out30 : 35 : output : TTL : : : N
data_out20 : 36 : output : TTL : : : N
data_out32 : 37 : output : TTL : : : N
VCCIO : 38 : power : : 5.0V : :
data_out2 : 39 : output : TTL : : : N
addr_data[2] : 40 : bidir : TTL : : : N
data_out22 : 41 : output : TTL : : : N
GND : 42 : gnd : : : :
VCCINT : 43 : power : : 5.0V : :
data_out31 : 44 : output : TTL : : : N
addr_data[0] : 45 : bidir : TTL : : : N
addr_data[1] : 46 : bidir : TTL : : : N
GND : 47 : gnd : : : :
data_out1 : 48 : output : TTL : : : N
data_out41 : 49 : output : TTL : : : N
data_out11 : 50 : output : TTL : : : N
data_out10 : 51 : output : TTL : : : N
data_out21 : 52 : output : TTL : : : N
VCCIO : 53 : power : : 5.0V : :
addr_data[4] : 54 : bidir : TTL : : : N
data_out4 : 55 : output : TTL : : : N
data_out24 : 56 : output : TTL : : : N
data_out34 : 57 : output : TTL : : : N
addr[13] : 58 : input : TTL : : : N
GND : 59 : gnd : : : :
data_out14 : 60 : output : TTL : : : N
data_out44 : 61 : output : TTL : : : N
TCK : 62 : input : TTL : : : N
data_out17 : 63 : output : TTL : : : N
data_out37 : 64 : output : TTL : : : N
data_out27 : 65 : output : TTL : : : N
VCCIO : 66 : power : : 5.0V : :
data_out36 : 67 : output : TTL : : : N
data_out46 : 68 : output : TTL : : : N
data_out16 : 69 : output : TTL : : : N
data_out26 : 70 : output : TTL : : : N
TDO : 71 : output : TTL : : : N
GND : 72 : gnd : : : :
addr[8] : 73 : input : TTL : : : N
addr[9] : 74 : input : TTL : : : N
addr[10] : 75 : input : TTL : : : N
addr[11] : 76 : input : TTL : : : N
RESERVED : 77 : : : : :
VCCIO : 78 : power : : 5.0V : :
addr[14] : 79 : input : TTL : : : N
addr[15] : 80 : input : TTL : : : N
WR_N : 81 : input : TTL : : : N
GND : 82 : gnd : : : :
ALE_E : 83 : input : TTL : : : N
GND+ : 84 : : : : :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -