f4.fit.rpt

来自「FPGA光电编码器输入模块」· RPT 代码 · 共 594 行 · 第 1/5 页

RPT
594
字号
+----------------------------+-------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+---------------------+
; |F4                        ; 6 (6)       ; 4 (4)             ; 5 (5)        ; 0           ; 0            ; 0       ; 0         ; 6    ; 0            ; |F4                 ;
+----------------------------+-------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------------------------------------------------+
; Delay Chain Summary                                                             ;
+--------+----------+---------------+---------------+-----------------------+-----+
; Name   ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+--------+----------+---------------+---------------+-----------------------+-----+
; CLK    ; Input    ; 0             ; 0             ; --                    ; --  ;
; CLR    ; Input    ; 0             ; 0             ; --                    ; --  ;
; INB    ; Input    ; 6             ; 6             ; --                    ; --  ;
; INA    ; Input    ; 6             ; 6             ; --                    ; --  ;
; ENADD  ; Output   ; --            ; --            ; --                    ; --  ;
; F4_CLK ; Output   ; --            ; --            ; --                    ; --  ;
+--------+----------+---------------+---------------+-----------------------+-----+


+---------------------------------------------------+
; Pad To Core Delay Chain Fanout                    ;
+---------------------+-------------------+---------+
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
+---------------------+-------------------+---------+
; CLK                 ;                   ;         ;
; CLR                 ;                   ;         ;
; INB                 ;                   ;         ;
;      - inst4        ; 0                 ; 6       ;
; INA                 ;                   ;         ;
;      - inst~feeder  ; 0                 ; 6       ;
+---------------------+-------------------+---------+


+-------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                         ;
+------+----------+---------+--------------+--------+----------------------+------------------+---------------------------+
; Name ; Location ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
+------+----------+---------+--------------+--------+----------------------+------------------+---------------------------+
; CLK  ; PIN_23   ; 5       ; Clock        ; yes    ; Global clock         ; GCLK2            ; --                        ;
; CLR  ; PIN_24   ; 5       ; Async. clear ; yes    ; Global clock         ; GCLK1            ; --                        ;
+------+----------+---------+--------------+--------+----------------------+------------------+---------------------------+


+-------------------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                                     ;
+------+----------+---------+----------------------+------------------+---------------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
+------+----------+---------+----------------------+------------------+---------------------------+
; CLK  ; PIN_23   ; 5       ; Global clock         ; GCLK2            ; --                        ;
; CLR  ; PIN_24   ; 5       ; Global clock         ; GCLK1            ; --                        ;
+------+----------+---------+----------------------+------------------+---------------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+--------------+------------------+
; Name         ; Fan-Out          ;
+--------------+------------------+
; inst         ; 4                ;
; inst4        ; 4                ;
; inst6        ; 3                ;
; inst5        ; 3                ;
; inst26       ; 2                ;
; inst~feeder  ; 1                ;
; inst6~feeder ; 1                ;
; INA          ; 1                ;
; INB          ; 1                ;
; inst1        ; 1                ;
; inst22~190   ; 1                ;
; inst21~156   ; 1                ;
; inst2        ; 1                ;
+--------------+------------------+


+---------------------------------------------------+
; Interconnect Usage Summary                        ;
+----------------------------+----------------------+
; Interconnect Resource Type ; Usage                ;
+----------------------------+----------------------+
; Block interconnects        ; 6 / 15,666 ( < 1 % ) ;
; C16 interconnects          ; 0 / 812 ( 0 % )      ;
; C4 interconnects           ; 4 / 11,424 ( < 1 % ) ;
; Direct links               ; 2 / 15,666 ( < 1 % ) ;
; Global clocks              ; 2 / 8 ( 25 % )       ;
; Local interconnects        ; 5 / 4,608 ( < 1 % )  ;
; R24 interconnects          ; 0 / 652 ( 0 % )      ;
; R4 interconnects           ; 2 / 13,328 ( < 1 % ) ;
+----------------------------+----------------------+


+--------------------------------------------------------------------------+
; LAB Logic Elements                                                       ;
+--------------------------------------------+-----------------------------+
; Number of Logic Elements  (Average = 6.00) ; Number of LABs  (Total = 1) ;
+--------------------------------------------+-----------------------------+
; 1                                          ; 0                           ;
; 2                                          ; 0                           ;
; 3                                          ; 0                           ;
; 4                                          ; 0                           ;
; 5                                          ; 0                           ;
; 6                                          ; 1                           ;
; 7                                          ; 0                           ;
; 8                                          ; 0                           ;
; 9                                          ; 0                           ;
; 10                                         ; 0                           ;
; 11                                         ; 0                           ;
; 12                                         ; 0                           ;
; 13                                         ; 0                           ;
; 14                                         ; 0                           ;
; 15                                         ; 0                           ;
; 16                                         ; 0                           ;
+--------------------------------------------+-----------------------------+


+------------------------------------------------------------------+
; LAB-wide Signals                                                 ;
+------------------------------------+--------------------------

⌨️ 快捷键说明

复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?