📄 regd1.syr
字号:
Release 5.2.03i - xst F.31Copyright (c) 1995-2002 Xilinx, Inc. All rights reserved.--> Parameter TMPDIR set to __projnavCPU : 0.00 / 0.17 s | Elapsed : 0.00 / 0.00 s --> Parameter xsthdpdir set to ./xstCPU : 0.00 / 0.17 s | Elapsed : 0.00 / 0.00 s --> Reading design: regd1.prjTABLE OF CONTENTS 1) Synthesis Options Summary 2) HDL Compilation 3) HDL Analysis 4) HDL Synthesis 4.1) HDL Synthesis Report 5) Low Level Synthesis 6) Final Report=========================================================================* Synthesis Options Summary *=========================================================================---- Source ParametersInput File Name : regd1.prjInput Format : VHDLIgnore Synthesis Constraint File : NO---- Target ParametersOutput File Name : regd1Output Format : NGCTarget Device : xc9500---- Source OptionsEntity Name : regd1Automatic FSM Extraction : YESFSM Encoding Algorithm : AutoMux Extraction : YESResource Sharing : YESComplex Clock Enable Extraction : YES---- Target OptionsAdd IO Buffers : YESEquivalent register Removal : YESMACRO Preserve : YESXOR Preserve : YES---- General OptionsOptimization Criterion : SpeedOptimization Effort : 1Keep Hierarchy : YESRTL Output : YesHierarchy Separator : _Bus Delimiter : <>Case Specifier : lower---- Other Optionscross_clock_analysis : NOwysiwyg : NO==================================================================================================================================================* HDL Compilation *=========================================================================Compiling vhdl file D:/郑玉静/信箱/tba_2470/regd1.vhd in Library work.Architecture behavioral of Entity regd1 is up to date.=========================================================================* HDL Analysis *=========================================================================Analyzing Entity <regd1> (Architecture <behavioral>).Entity <regd1> analyzed. Unit <regd1> generated.=========================================================================* HDL Synthesis *=========================================================================Synthesizing Unit <regd1>. Related source file is D:/郑玉静/信箱/tba_2470/regd1.vhd. Found 1-bit register for signal <dout>. Summary: inferred 1 D-type flip-flop(s).Unit <regd1> synthesized.=========================================================================HDL Synthesis ReportMacro Statistics# Registers : 1 1-bit register : 1==================================================================================================================================================* Low Level Synthesis *=========================================================================Library "C:/Xilinx/xc9500/data/lib.xst" ConsultedLibrary "C:/Xilinx/data/librtl.xst" ConsultedOptimizing unit <regd1> ...=========================================================================* Final Report *=========================================================================Final ResultsRTL Top Level Output File Name : regd1.ngrTop Level Output File Name : regd1Output Format : NGCOptimization Criterion : SpeedKeep Hierarchy : YESMacro Generator : macro+Target Technology : xc9500Macro Preserve : YESXOR Preserve : YESwysiwyg : NODesign Statistics# IOs : 4Macro Statistics :# Registers : 1# 1-bit register : 1Cell Usage :# BELS : 5# AND2 : 2# INV : 2# OR2 : 1# FlipFlops/Latches : 1# FD : 1# IO Buffers : 4# IBUF : 3# OBUF : 1=========================================================================CPU : 0.17 / 0.39 s | Elapsed : 0.00 / 0.00 s --> Total memory usage is 55116 kilobytes
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -