⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 rd_reg.syr

📁 此文件是对xilinx95144器件编的程序
💻 SYR
字号:
Release 5.2.03i - xst F.31Copyright (c) 1995-2002 Xilinx, Inc.  All rights reserved.--> Parameter TMPDIR set to __projnavCPU : 0.00 / 0.30 s | Elapsed : 0.00 / 0.00 s --> Parameter xsthdpdir set to ./xstCPU : 0.00 / 0.30 s | Elapsed : 0.00 / 0.00 s --> Reading design: rd_reg.prjTABLE OF CONTENTS  1) Synthesis Options Summary  2) HDL Compilation  3) HDL Analysis  4) HDL Synthesis     4.1) HDL Synthesis Report  5) Low Level Synthesis  6) Final Report=========================================================================*                      Synthesis Options Summary                        *=========================================================================---- Source ParametersInput File Name                    : rd_reg.prjInput Format                       : VHDLIgnore Synthesis Constraint File   : NO---- Target ParametersOutput File Name                   : rd_regOutput Format                      : NGCTarget Device                      : xc9500---- Source OptionsEntity Name                        : rd_regAutomatic FSM Extraction           : YESFSM Encoding Algorithm             : AutoMux Extraction                     : YESResource Sharing                   : YESComplex Clock Enable Extraction    : YES---- Target OptionsAdd IO Buffers                     : YESEquivalent register Removal        : YESMACRO Preserve                     : YESXOR Preserve                       : YES---- General OptionsOptimization Criterion             : SpeedOptimization Effort                : 1Keep Hierarchy                     : YESRTL Output                         : YesHierarchy Separator                : _Bus Delimiter                      : <>Case Specifier                     : lower---- Other Optionscross_clock_analysis               : NOwysiwyg                            : NO==================================================================================================================================================*                          HDL Compilation                              *=========================================================================Compiling vhdl file D:/郑玉静/信箱/tba_2470/../rd_reg.vhd in Library work.Entity <rd_reg> (Architecture <behave>) compiled.=========================================================================*                            HDL Analysis                               *=========================================================================Analyzing Entity <rd_reg> (Architecture <behave>).Entity <rd_reg> analyzed. Unit <rd_reg> generated.=========================================================================*                           HDL Synthesis                               *=========================================================================Synthesizing Unit <rd_reg>.    Related source file is D:/郑玉静/信箱/tba_2470/../rd_reg.vhd.    Found 8-bit tristate buffer for signal <dout>.    Summary:	inferred   8 Tristate(s).Unit <rd_reg> synthesized.=========================================================================HDL Synthesis ReportMacro Statistics# Tristates                        : 1  8-bit tristate buffer            : 1==================================================================================================================================================*                         Low Level Synthesis                           *=========================================================================Library "C:/Xilinx/xc9500/data/lib.xst" ConsultedLibrary "C:/Xilinx/data/librtl.xst" ConsultedOptimizing unit <rd_reg> ...=========================================================================*                            Final Report                               *=========================================================================Final ResultsRTL Top Level Output File Name     : rd_reg.ngrTop Level Output File Name         : rd_regOutput Format                      : NGCOptimization Criterion             : SpeedKeep Hierarchy                     : YESMacro Generator                    : macro+Target Technology                  : xc9500Macro Preserve                     : YESXOR Preserve                       : YESwysiwyg                            : NODesign Statistics# IOs                              : 10Macro Statistics :# Tristates                        : 1#      8-bit tristate buffer       : 1Cell Usage :# BELS                             : 5#      AND2                        : 1#      GND                         : 1#      INV                         : 2#      VCC                         : 1# IO Buffers                       : 10#      IBUF                        : 2#      OBUFE                       : 8=========================================================================CPU : 0.33 / 0.72 s | Elapsed : 0.00 / 0.00 s --> Total memory usage is 55116 kilobytes

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -