📄 dve68k_dga.h
字号:
/* * TOPPERS/JSP Kernel * Toyohashi Open Platform for Embedded Real-Time Systems/ * Just Standard Profile Kernel * * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory * Toyohashi Univ. of Technology, JAPAN * * 惧淡螟侯涪荚は·笆布の (1)×(4) の掘凤か·Free Software Foundation * によって给山されている GNU General Public License の Version 2 に淡 * 揭されている掘凤を塔たす眷圭に嘎り·塑ソフトウェア∈塑ソフトウェア * を猖恃したものを崔むˉ笆布票じ∷を蝗脱ˇ剩澜ˇ猖恃ˇ浩芹邵∈笆布· * 网脱と钙ぶ∷することを痰浸で钓满するˉ * (1) 塑ソフトウェアをソ〖スコ〖ドの妨で网脱する眷圭には·惧淡の螟侯 * 涪山绩·この网脱掘凤および布淡の痰瘦沮惮年が·そのままの妨でソ〖 * スコ〖ド面に崔まれていることˉ * (2) 塑ソフトウェアを·ライブラリ妨及など·戮のソフトウェア倡券に蝗 * 脱できる妨で浩芹邵する眷圭には·浩芹邵に燃うドキュメント∈网脱 * 荚マニュアルなど∷に·惧淡の螟侯涪山绩·この网脱掘凤および布淡 * の痰瘦沮惮年を非很することˉ * (3) 塑ソフトウェアを·怠达に寥み哈むなど·戮のソフトウェア倡券に蝗 * 脱できない妨で浩芹邵する眷圭には·肌のいずれかの掘凤を塔たすこ * とˉ * (a) 浩芹邵に燃うドキュメント∈网脱荚マニュアルなど∷に·惧淡の螟 * 侯涪山绩·この网脱掘凤および布淡の痰瘦沮惮年を非很することˉ * (b) 浩芹邵の妨轮を·侍に年める数恕によって·TOPPERSプロジェクトに * 鼠桂することˉ * (4) 塑ソフトウェアの网脱により木儡弄または粗儡弄に栏じるいかなる禄 * 巢からも·惧淡螟侯涪荚およびTOPPERSプロジェクトを倘勒することˉ * * 塑ソフトウェアは·痰瘦沮で捏丁されているものであるˉ惧淡螟侯涪荚お * よびTOPPERSプロジェクトは·塑ソフトウェアに簇して·その努脱材墙拉も * 崔めて·いかなる瘦沮も乖わないˉまた·塑ソフトウェアの网脱により木 * 儡弄または粗儡弄に栏じたいかなる禄巢に簇しても·その勒扦を砷わないˉ * * @(#) $Id: dve68k_dga.h,v 1.2 2003/06/04 01:52:23 hiro Exp $ *//* * DGAのアクセスユ〖ティリティ */#ifndef _DVE68K_DGA_H_#define _DVE68K_DGA_H_/* * DGAの充哈み扩告ビットの年盗 */#define TBIT_ABT 0x40000000u /* アボ〖ト充哈みビット */#define TBIT_SQR 0x04000000u /* SQR 充哈みビット */#define TBIT_TT0 0x00100000u /* タイマ0 充哈みビット */#define TBIT_GP0 0x00010000u /* シリアルI/O 充哈みビット *//* * DGAの充哈みレベル肋年のための年盗 */#define TIRQ_NMI 0x7u /* ノンマスカブル充哈み */#define TIRQ_LEVEL6 0x6u /* 充哈みレベル6 */#define TIRQ_LEVEL5 0x5u /* 充哈みレベル5 */#define TIRQ_LEVEL4 0x4u /* 充哈みレベル4 */#define TIRQ_LEVEL3 0x3u /* 充哈みレベル3 */#define TIRQ_LEVEL2 0x2u /* 充哈みレベル2 */#define TIRQ_LEVEL1 0x1u /* 充哈みレベル1 */#define TBIT_ABTIL 24 /* アボ〖ト充哈み */#define TBIT_SQRIL 8 /* SRQ 充哈み */#define TBIT_TT0IL 16 /* タイマ0 充哈み */#define TBIT_GP0IL 0 /* シリアルI/O 充哈み */#ifndef _MACRO_ONLY/* * DGAのレジスタへのアクセス簇眶 */Inline UWdga_read(VP addr){ return((UW) dga_rew_reg(addr));}Inline voiddga_write(VP addr, UW val){ dga_wrw_reg(addr, (VW) val);}Inline voiddga_bit_or(VP addr, UW bitpat){ dga_write(addr, dga_read(addr) | bitpat);}Inline voiddga_bit_and(VP addr, UW bitpat){ dga_write(addr, dga_read(addr) & bitpat);}Inline voiddga_set_ilv(VP addr, UINT shift, UINT level){ dga_write(addr, (dga_read(addr) & ~(0x07 << shift)) | (level << shift));} #endif /* _MACRO_ONLY */#endif /* _DVE68K_DGA_H_ */
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -