⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 nco.map.rpt

📁 使用QUARTUS 2编译的DDS的源码
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; addcore.inc                      ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/addcore.inc                             ;
; look_add.inc                     ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/look_add.inc                            ;
; bypassff.inc                     ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/bypassff.inc                            ;
; altshift.inc                     ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/altshift.inc                            ;
; alt_stratix_add_sub.inc          ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/alt_stratix_add_sub.inc                 ;
; alt_mercury_add_sub.inc          ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/alt_mercury_add_sub.inc                 ;
; aglobal51.inc                    ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/aglobal51.inc                           ;
; addcore.tdf                      ; yes             ; Megafunction                 ; d:/altera/quartus51/libraries/megafunctions/addcore.tdf                             ;
; a_csnbuffer.inc                  ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/a_csnbuffer.inc                         ;
; a_csnbuffer.tdf                  ; yes             ; Megafunction                 ; d:/altera/quartus51/libraries/megafunctions/a_csnbuffer.tdf                         ;
; altshift.tdf                     ; yes             ; Megafunction                 ; d:/altera/quartus51/libraries/megafunctions/altshift.tdf                            ;
; phasemod.vhd                     ; yes             ; Other                        ; C:/Documents and Settings/wu/My Documents/DDS/ddsVHDL/dds/dds/phasemod.vhd          ;
; sinlup.vhd                       ; yes             ; Other                        ; C:/Documents and Settings/wu/My Documents/DDS/ddsVHDL/dds/dds/sinlup.vhd            ;
; romtab.vhd                       ; yes             ; Other                        ; C:/Documents and Settings/wu/My Documents/DDS/ddsVHDL/dds/dds/romtab.vhd            ;
; LPM_ROM.tdf                      ; yes             ; Megafunction                 ; d:/altera/quartus51/libraries/megafunctions/LPM_ROM.tdf                             ;
; altrom.inc                       ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/altrom.inc                              ;
; altrom.tdf                       ; yes             ; Megafunction                 ; d:/altera/quartus51/libraries/megafunctions/altrom.tdf                              ;
; memmodes.inc                     ; yes             ; Other                        ; d:/altera/quartus51/libraries/others/maxplus2/memmodes.inc                          ;
; lpm_decode.inc                   ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/lpm_decode.inc                          ;
; lpm_mux.inc                      ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/lpm_mux.inc                             ;
; altqpram.inc                     ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/altqpram.inc                            ;
; altsyncram.inc                   ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/altsyncram.inc                          ;
; altsyncram.tdf                   ; yes             ; Megafunction                 ; d:/altera/quartus51/libraries/megafunctions/altsyncram.tdf                          ;
; stratix_ram_block.inc            ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/stratix_ram_block.inc                   ;
; a_rdenreg.inc                    ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/a_rdenreg.inc                           ;
; altram.inc                       ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/altram.inc                              ;
; altdpram.inc                     ; yes             ; Other                        ; d:/altera/quartus51/libraries/megafunctions/altdpram.inc                            ;
; db/altsyncram_86r.tdf            ; yes             ; Auto-Generated Megafunction  ; C:/Documents and Settings/wu/My Documents/DDS/ddsVHDL/dds/dds/db/altsyncram_86r.tdf ;
+----------------------------------+-----------------+------------------------------+-------------------------------------------------------------------------------------+


+------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary          ;
+---------------------------------------------+--------+
; Resource                                    ; Usage  ;
+---------------------------------------------+--------+
; Total logic elements                        ; 163    ;
;     -- Combinational with no register       ; 47     ;
;     -- Register only                        ; 2      ;
;     -- Combinational with a register        ; 114    ;
;                                             ;        ;
; Logic element usage by number of LUT inputs ;        ;
;     -- 4 input functions                    ; 0      ;
;     -- 3 input functions                    ; 44     ;
;     -- 2 input functions                    ; 110    ;
;     -- 1 input functions                    ; 7      ;
;     -- 0 input functions                    ; 0      ;
;         -- Combinational cells for routing  ; 0      ;
;                                             ;        ;
; Logic elements by mode                      ;        ;
;     -- normal mode                          ; 119    ;
;     -- arithmetic mode                      ; 44     ;
;     -- qfbk mode                            ; 0      ;
;     -- register cascade mode                ; 0      ;
;     -- synchronous clear/load mode          ; 34     ;
;     -- asynchronous clear/load mode         ; 0      ;
;                                             ;        ;
; Total registers                             ; 116    ;
; Total logic cells in carry chains           ; 50     ;
; I/O pins                                    ; 56     ;
; Total memory bits                           ; 448    ;
; Maximum fan-out node                        ; SYSCLK ;
; Maximum fan-out                             ; 123    ;
; Total fan-out                               ; 613    ;
; Average fan-out                             ; 2.71   ;
+---------------------------------------------+--------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                      ;
+---------------------------------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                        ; Logic Cells ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; DSP 36x36 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                                                           ;
+---------------------------------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------------+
; |NCO                                              ; 163 (0)     ; 116          ; 448         ; 0            ; 0       ; 0         ; 0         ; 56   ; 0            ; 47 (0)       ; 2 (0)             ; 114 (0)          ; 50 (0)          ; 0 (0)      ; |NCO                                                                                                                          ;
;    |loadfw:U_loadfw|                              ; 42 (42)     ; 38           ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 38 (38)          ; 0 (0)           ; 0 (0)      ; |NCO|loadfw:U_loadfw                                                                                                          ;
;    |loadpw:U_loadpw|                              ; 12 (12)     ; 11           ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 11 (11)          ; 0 (0)           ; 0 (0)      ; |NCO|loadpw:U_loadpw                                                                                                          ;
;    |phasea:U_phasea|                              ; 69 (37)     ; 35           ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 34 (2)       ; 0 (0)             ; 35 (35)          ; 35 (9)          ; 0 (0)      ; |NCO|phasea:U_phasea                                                                                                          ;
;       |lpm_add_sub:lpm_add_1|                     ; 10 (0)      ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 10 (0)       ; 0 (0)             ; 0 (0)            ; 8 (0)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_1                                                                                    ;
;          |addcore:adder|                          ; 10 (2)      ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 10 (2)       ; 0 (0)             ; 0 (0)            ; 8 (0)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_1|addcore:adder                                                                      ;
;             |a_csnbuffer:result_node|             ; 8 (8)       ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; 8 (8)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_1|addcore:adder|a_csnbuffer:result_node                                              ;
;       |lpm_add_sub:lpm_add_2|                     ; 11 (0)      ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 11 (0)       ; 0 (0)             ; 0 (0)            ; 9 (0)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_2                                                                                    ;
;          |addcore:adder|                          ; 11 (2)      ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 11 (2)       ; 0 (0)             ; 0 (0)            ; 9 (0)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_2|addcore:adder                                                                      ;
;             |a_csnbuffer:result_node|             ; 9 (9)       ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 0 (0)            ; 9 (9)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_2|addcore:adder|a_csnbuffer:result_node                                              ;
;       |lpm_add_sub:lpm_add_3|                     ; 11 (0)      ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 11 (0)       ; 0 (0)             ; 0 (0)            ; 9 (0)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_3                                                                                    ;
;          |addcore:adder|                          ; 11 (2)      ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 11 (2)       ; 0 (0)             ; 0 (0)            ; 9 (0)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_3|addcore:adder                                                                      ;
;             |a_csnbuffer:result_node|             ; 9 (9)       ; 0            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 0 (0)            ; 9 (9)           ; 0 (0)      ; |NCO|phasea:U_phasea|lpm_add_sub:lpm_add_3|addcore:adder|a_csnbuffer:result_node                                              ;
;    |phasemod:U_phasemod|                          ; 9 (9)       ; 8            ; 0           ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 8 (8)            ; 8 (8)           ; 0 (0)      ; |NCO|phasemod:U_phasemod                                                                                                      ;
;    |sinlup:U_sinlup|                              ; 31 (31)     ; 24           ; 448         ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 7 (7)        ; 2 (2)             ; 22 (22)          ; 7 (7)           ; 0 (0)      ; |NCO|sinlup:U_sinlup                                                                                                          ;
;       |romtab:U_romtab|                           ; 0 (0)       ; 0            ; 448         ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |NCO|sinlup:U_sinlup|romtab:U_romtab                                                                                          ;
;          |lpm_rom:LPM_ROM_component|              ; 0 (0)       ; 0            ; 448         ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |NCO|sinlup:U_sinlup|romtab:U_romtab|lpm_rom:LPM_ROM_component                                                                ;
;             |altrom:srom|                         ; 0 (0)       ; 0            ; 448         ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |NCO|sinlup:U_sinlup|romtab:U_romtab|lpm_rom:LPM_ROM_component|altrom:srom                                                    ;
;                |altsyncram:rom_block|             ; 0 (0)       ; 0            ; 448         ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |NCO|sinlup:U_sinlup|romtab:U_romtab|lpm_rom:LPM_ROM_component|altrom:srom|altsyncram:rom_block                               ;
;                   |altsyncram_86r:auto_generated| ; 0 (0)       ; 0            ; 448         ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |NCO|sinlup:U_sinlup|romtab:U_romtab|lpm_rom:LPM_ROM_component|altrom:srom|altsyncram:rom_block|altsyncram_86r:auto_generated ;
+---------------------------------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary                                                                                                                                                                                            ;
+-------------------------------------------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+------+------+
; Name                                                                                                                                ; Type ; Mode ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size ; MIF  ;
+-------------------------------------------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+------+------+
; sinlup:U_sinlup|romtab:U_romtab|lpm_rom:LPM_ROM_component|altrom:srom|altsyncram:rom_block|altsyncram_86r:auto_generated|ALTSYNCRAM ; AUTO ; ROM  ; 64           ; 7            ; --           ; --           ; 448  ; None ;
+-------------------------------------------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+------+------+


+------------------------------------------------------+
; General Register Statistics                          ;
+----------------------------------------------+-------+
; Statistic                                    ; Value ;
+----------------------------------------------+-------+
; Total registers                              ; 116   ;
; Number of registers using Synchronous Clear  ; 34    ;
; Number of registers using Synchronous Load   ; 0     ;
; Number of registers using Asynchronous Clear ; 0     ;
; Number of registers using Asynchronous Load  ; 0     ;
; Number of registers using Clock Enable       ; 41    ;
; Number of registers using Preset             ; 0     ;
+----------------------------------------------+-------+


+------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                                 ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+----------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output       ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+----------------------------------+
; 3:1                ; 6 bits    ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; Yes        ; |NCO|sinlup:U_sinlup|phaseadd[5] ;
; 3:1                ; 7 bits    ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; Yes        ; |NCO|sinlup:U_sinlup|NCOOUT[4]   ;
; 4:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; Yes        ; |NCO|loadfw:U_loadfw|pipefw4[2]  ;
; 4:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; Yes        ; |NCO|loadpw:U_loadpw|phswd[6]    ;
; 4:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; Yes        ; |NCO|loadfw:U_loadfw|pipefw3[5]  ;
; 4:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; Yes        ; |NCO|loadfw:U_loadfw|pipefw2[1]  ;
; 4:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; Yes        ; |NCO|loadfw:U_loadfw|pipefw1[6]  ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+----------------------------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------+
; Source assignments for sinlup:U_sinlup|romtab:U_romtab|LPM_ROM:LPM_ROM_component|altrom:srom|altsyncram:rom_block|altsyncram_86r:auto_generated ;
+---------------------------------+--------------------+------+-----------------------------------------------------------------------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -