⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 standard.pin

📁 NIOS的CF卡应用,包括了软件和硬件,支持多个系列的PFGA
💻 PIN
📖 第 1 页 / 共 5 页
字号:
ext_ram_bus_address[14]      : D7        : output : LVTTL             :         : 4         : Y              
ext_ram_bus_address[18]      : D8        : output : LVTTL             :         : 4         : Y              
ext_ram_bus_address[21]      : D9        : output : LVTTL             :         : 4         : Y              
ext_ram_bus_data[20]         : D10       : bidir  : LVTTL             :         : 4         : Y              
ext_ram_bus_data[18]         : D11       : bidir  : LVTTL             :         : 4         : Y              
RESERVED_INPUT               : D12       :        :                   :         : 4         :                
RESERVED_INPUT               : D13       :        :                   :         : 4         :                
VCCG_PLL5                    : D14       : power  :                   : 1.5V    : 1         :                
RESERVED_INPUT               : D15       :        :                   :         : 9         :                
RESERVED_INPUT               : D16       :        :                   :         : 3         :                
RESERVED_INPUT               : D17       :        :                   :         : 3         :                
out_port_from_the_seven_seg_pio[12] : D18       : output : LVTTL             :         : 3         : Y              
out_port_from_the_seven_seg_pio[15] : D19       : output : LVTTL             :         : 3         : Y              
RESERVED_INPUT               : D20       :        :                   :         : 3         :                
out_port_from_the_seven_seg_pio[7] : D21       : output : LVTTL             :         : 3         : Y              
RESERVED_INPUT               : D22       :        :                   :         : 3         :                
RESERVED_INPUT               : D23       :        :                   :         : 3         :                
RESERVED_INPUT               : D24       :        :                   :         : 3         :                
RESERVED_INPUT               : D25       :        :                   :         : 2         :                
RESERVED_INPUT               : D26       :        :                   :         : 2         :                
RESERVED_INPUT               : D27       :        :                   :         : 2         :                
RESERVED_INPUT               : D28       :        :                   :         : 2         :                
RESERVED_INPUT               : E1        :        :                   :         : 5         :                
RESERVED_INPUT               : E2        :        :                   :         : 5         :                
RESERVED_INPUT               : E3        :        :                   :         : 5         :                
RESERVED_INPUT               : E4        :        :                   :         : 5         :                
GND                          : E5        : gnd    :                   :         :           :                
ext_ram_bus_address[9]       : E6        : output : LVTTL             :         : 4         : Y              
GND                          : E7        : gnd    :                   :         :           :                
ext_ram_bus_address[20]      : E8        : output : LVTTL             :         : 4         : Y              
GND                          : E9        : gnd    :                   :         :           :                
ext_ram_bus_data[12]         : E10       : bidir  : LVTTL             :         : 4         : Y              
GND                          : E11       : gnd    :                   :         :           :                
RESERVED_INPUT               : E12       :        :                   :         : 4         :                
RESERVED_INPUT               : E13       :        :                   :         : 4         :                
GNDG_PLL5                    : E14       : gnd    :                   :         :           :                
PLD_CLKOUT                   : E15       : output : LVTTL             :         : 9         : Y              
RESERVED_INPUT               : E16       :        :                   :         : 3         :                
RESERVED_INPUT               : E17       :        :                   :         : 3         :                
GND                          : E18       : gnd    :                   :         :           :                
out_port_from_the_seven_seg_pio[8] : E19       : output : LVTTL             :         : 3         : Y              
GND                          : E20       : gnd    :                   :         :           :                
RESERVED_INPUT               : E21       :        :                   :         : 3         :                
GND                          : E22       : gnd    :                   :         :           :                
RESERVED_INPUT               : E23       :        :                   :         : 3         :                
GND                          : E24       : gnd    :                   :         :           :                
RESERVED_INPUT               : E25       :        :                   :         : 2         :                
RESERVED_INPUT               : E26       :        :                   :         : 2         :                
RESERVED_INPUT               : E27       :        :                   :         : 2         :                
RESERVED_INPUT               : E28       :        :                   :         : 2         :                
RESERVED_INPUT               : F1        :        :                   :         : 5         :                
RESERVED_INPUT               : F2        :        :                   :         : 5         :                
RESERVED_INPUT               : F3        :        :                   :         : 5         :                
RESERVED_INPUT               : F4        :        :                   :         : 5         :                
RESERVED_INPUT               : F5        :        :                   :         : 5         :                
RESERVED_INPUT               : F6        :        :                   :         : 5         :                
RESERVED_INPUT               : F7        :        :                   :         : 4         :                
ext_ram_bus_data[25]         : F8        : bidir  : LVTTL             :         : 4         : Y              
RESERVED_INPUT               : F9        :        :                   :         : 4         :                
ext_ram_bus_data[22]         : F10       : bidir  : LVTTL             :         : 4         : Y              
RESERVED_INPUT               : F11       :        :                   :         : 4         :                
ext_ram_bus_data[1]          : F12       : bidir  : LVTTL             :         : 4         : Y              
altera_reserved_tms          : F13       : input  : LVTTL             :         : 4         : N              
VCCA_PLL5                    : F14       : power  :                   : 1.5V    :           :                
VCC_PLL5_OUTA                : F15       : power  :                   : 3.3V    : 9         :                
DCLK                         : F16       :        :                   :         : 3         :                
be_n_to_the_ext_ram[1]       : F17       : output : LVTTL             :         : 3         : Y              
RESERVED_INPUT               : F18       :        :                   :         : 3         :                
read_n_to_the_ext_flash      : F19       : output : LVTTL             :         : 3         : Y              
RESERVED_INPUT               : F20       :        :                   :         : 3         :                
RESERVED_INPUT               : F21       :        :                   :         : 3         :                
RESERVED_INPUT               : F22       :        :                   :         : 3         :                
RESERVED_INPUT               : F23       :        :                   :         : 2         :                
RESERVED_INPUT               : F24       :        :                   :         : 2         :                
RESERVED_INPUT               : F25       :        :                   :         : 2         :                
RESERVED_INPUT               : F26       :        :                   :         : 2         :                
RESERVED_INPUT               : F27       :        :                   :         : 2         :                
RESERVED_INPUT               : F28       :        :                   :         : 2         :                
RESERVED_INPUT               : G1        :        :                   :         : 5         :                
cf_rfu                       : G2        : output : LVTTL             :         : 5         : Y              
RESERVED_INPUT               : G3        :        :                   :         : 5         :                
RESERVED_INPUT               : G4        :        :                   :         : 5         :                
RESERVED_INPUT               : G5        :        :                   :         : 5         :                
RESERVED_INPUT               : G6        :        :                   :         : 5         :                
ext_ram_bus_data[31]         : G7        : bidir  : LVTTL             :         : 4         : Y              
RESERVED_INPUT               : G8        :        :                   :         : 4         :                
RESERVED_INPUT               : G9        :        :                   :         : 4         :                
ext_ram_bus_data[21]         : G10       : bidir  : LVTTL             :         : 4         : Y              
ext_ram_bus_data[24]         : G11       : bidir  : LVTTL             :         : 4         : Y              
RESERVED_INPUT               : G12       :        :                   :         : 4         :                
altera_reserved_tdi          : G13       : input  : LVTTL             :         : 4         : N              
GNDA_PLL5                    : G14       : gnd    :                   :         :           :                
GND                          : G15       : gnd    :                   :         :           :                
VCC_PLL5_OUTB                : G16       : power  :                   : 3.3V    : 10        :                
CONF_DONE                    : G17       :        :                   :         : 3         :                
ext_ram_bus_data[7]          : G18       : bidir  : LVTTL             :         : 3         : Y              
write_n_to_the_ext_flash     : G19       : output : LVTTL             :         : 3         : Y              
GND                          : G20       : gnd    :                   :         :           :                
RESERVED_INPUT               : G21       :        :                   :         : 3         :                
RESERVED_INPUT               : G22       :        :                   :         : 3         :                
RESERVED_INPUT               : G23       :        :                   :         : 2         :                
RESERVED_INPUT               : G24       :        :                   :         : 2         :                
RESERVED_INPUT               : G25       :        :                   :         : 2         :                
RESERVED_INPUT               : G26       :        :                   :         : 2         :                
RESERVED_INPUT               : G27       :        :                   :         : 2         :                
RESERVED_INPUT               : G28       :        :                   :         : 2         :                
cf_addr[4]                   : H1        : output : LVTTL             :         : 5         : Y              
cf_addr[5]                   : H2        : output : LVTTL             :         : 5         : Y              
cf_addr[8]                   : H3        : output : LVTTL             :         : 5         : Y              
cf_power                     : H4        : output : LVTTL             :         : 5         : Y              
RESERVED_INPUT               : H5        :        :                   :         : 5         :                
RESERVED_INPUT               : H6        :        :                   :         : 5         :                
RESERVED_INPUT               : H7        :        :                   :         : 5         :                
RESERVED_INPUT               : H8        :        :                   :         : 5         :                
RESERVED_INPUT               : H9        :        :                   :         : 4         :                
RESERVED_INPUT               : H10       :        :                   :         : 4         :                
ext_ram_bus_data[23]         : H11       : bidir  : LVTTL             :         : 4         : Y              
ext_ram_bus_data[0]          : H12       : bidir  : LVTTL             :         : 4         : Y              
altera_reserved_tdo          : H13       : output : LVTTL             :         : 4         : N              
RESERVED_INPUT               : H14       :        :                   :         : 9         :                
RESERVED_INPUT               : H15       :        :                   :         : 9         :                
GND                          : H16       : gnd    :                   :         :           :                
ext_ram_bus_data[4]          : H17       : bidir  : LVTTL             :         : 3         : Y              
ext_ram_bus_data[6]          : H18       : bidir  : LVTTL             :         : 3         : Y              
RESERVED_INPUT               : H19       :        :                   :         : 3         :                

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -