📄 test.tan.rpt
字号:
; N/A ; 124.53 MHz ( period = 8.030 ns ) ; RxUnit:inst|BitCnt[1] ; RxUnit:inst|BitCnt[0] ; clk ; clk ; None ; None ; 7.321 ns ;
; N/A ; 124.72 MHz ( period = 8.018 ns ) ; PWM:inst4|div_reg_pwm[0] ; PWM:inst4|div_reg_pwm[9] ; clk ; clk ; None ; None ; 7.309 ns ;
; N/A ; 124.78 MHz ( period = 8.014 ns ) ; PWM:inst4|div_reg_pwm[7] ; PWM:inst4|div_reg_pwm[10] ; clk ; clk ; None ; None ; 7.305 ns ;
; N/A ; 125.94 MHz ( period = 7.940 ns ) ; PWM:inst4|div_reg_pwm[5] ; PWM:inst4|div_reg_pwm[9] ; clk ; clk ; None ; None ; 7.231 ns ;
; N/A ; 125.99 MHz ( period = 7.937 ns ) ; PWM:inst4|div_reg_pwm[1] ; PWM:inst4|div_reg_pwm[10] ; clk ; clk ; None ; None ; 7.228 ns ;
; N/A ; 127.08 MHz ( period = 7.869 ns ) ; PWM:inst4|div_reg_pwm[3] ; PWM:inst4|div_reg_pwm[7] ; clk ; clk ; None ; None ; 7.160 ns ;
; N/A ; 128.02 MHz ( period = 7.811 ns ) ; PWM:inst4|div_reg_pwm[2] ; PWM:inst4|div_reg_pwm[10] ; clk ; clk ; None ; None ; 7.102 ns ;
; N/A ; 128.30 MHz ( period = 7.794 ns ) ; PWM:inst4|div_reg_pwm[4] ; PWM:inst4|div_reg_pwm[5] ; clk ; clk ; None ; None ; 7.085 ns ;
; N/A ; 129.23 MHz ( period = 7.738 ns ) ; PWM:inst4|div_reg_pwm[9] ; PWM:inst4|div_reg_pwm[10] ; clk ; clk ; None ; None ; 7.029 ns ;
; N/A ; 129.75 MHz ( period = 7.707 ns ) ; PWM:inst4|div_reg_pwm[0] ; PWM:inst4|div_reg_pwm[7] ; clk ; clk ; None ; None ; 6.998 ns ;
; N/A ; 130.68 MHz ( period = 7.652 ns ) ; PWM:inst4|div_reg_pwm[3] ; PWM:inst4|div_reg_pwm[11] ; clk ; clk ; None ; None ; 6.943 ns ;
; N/A ; 131.08 MHz ( period = 7.629 ns ) ; PWM:inst4|div_reg_pwm[5] ; PWM:inst4|div_reg_pwm[7] ; clk ; clk ; None ; None ; 6.920 ns ;
; N/A ; 131.93 MHz ( period = 7.580 ns ) ; PWM:inst4|div_reg_pwm[6] ; PWM:inst4|div_reg_pwm[11] ; clk ; clk ; None ; None ; 6.871 ns ;
; N/A ; 132.15 MHz ( period = 7.567 ns ) ; PWM:inst3|div_reg[0] ; PWM:inst3|div_reg[0] ; clk ; clk ; None ; None ; 6.858 ns ;
; N/A ; 132.24 MHz ( period = 7.562 ns ) ; PWM:inst3|div_reg[0] ; PWM:inst3|div_reg[3] ; clk ; clk ; None ; None ; 6.853 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; PWM:inst4|div_reg_pwm[6] ; PWM:inst4|div_reg_pwm[9] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[6] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[5] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[7] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[4] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[3] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[2] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[1] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 132.43 MHz ( period = 7.551 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|ShtReg[0] ; clk ; clk ; None ; None ; 6.842 ns ;
; N/A ; 133.51 MHz ( period = 7.490 ns ) ; PWM:inst4|div_reg_pwm[0] ; PWM:inst4|div_reg_pwm[11] ; clk ; clk ; None ; None ; 6.781 ns ;
; N/A ; 133.64 MHz ( period = 7.483 ns ) ; PWM:inst4|div_reg_pwm[3] ; PWM:inst4|div_reg_pwm[8] ; clk ; clk ; None ; None ; 6.774 ns ;
; N/A ; 133.74 MHz ( period = 7.477 ns ) ; PWM:inst4|div_reg_pwm[3] ; PWM:inst4|div_reg_pwm[6] ; clk ; clk ; None ; None ; 6.768 ns ;
; N/A ; 134.86 MHz ( period = 7.415 ns ) ; PWM:inst4|div_reg_pwm[8] ; PWM:inst4|div_reg_pwm[11] ; clk ; clk ; None ; None ; 6.706 ns ;
; N/A ; 134.92 MHz ( period = 7.412 ns ) ; PWM:inst4|div_reg_pwm[5] ; PWM:inst4|div_reg_pwm[11] ; clk ; clk ; None ; None ; 6.703 ns ;
; N/A ; 135.39 MHz ( period = 7.386 ns ) ; PWM:inst4|div_reg_pwm[8] ; PWM:inst4|div_reg_pwm[9] ; clk ; clk ; None ; None ; 6.677 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[6] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[5] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[7] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[4] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[3] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[2] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[1] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.09 MHz ( period = 7.348 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|ShtReg[0] ; clk ; clk ; None ; None ; 6.639 ns ;
; N/A ; 136.43 MHz ( period = 7.330 ns ) ; RxUnit:inst|tmpRxD ; RxUnit:inst|BitCnt[3] ; clk ; clk ; None ; None ; 6.621 ns ;
; N/A ; 136.59 MHz ( period = 7.321 ns ) ; PWM:inst4|div_reg_pwm[0] ; PWM:inst4|div_reg_pwm[8] ; clk ; clk ; None ; None ; 6.612 ns ;
; N/A ; 136.71 MHz ( period = 7.315 ns ) ; PWM:inst4|div_reg_pwm[0] ; PWM:inst4|div_reg_pwm[6] ; clk ; clk ; None ; None ; 6.606 ns ;
; N/A ; 137.72 MHz ( period = 7.261 ns ) ; PWM:inst3|div_reg[0] ; PWM:inst3|clk_servo ; clk ; clk ; None ; None ; 6.552 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+------------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clk' ;
+------------------------------------------+---------------------+------------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+---------------------+------------------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[4] ; SEL:inst2|Servo_Width_Ctr[4] ; clk ; clk ; None ; None ; 1.635 ns ;
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[5] ; SEL:inst2|Servo_Width_Ctr[5] ; clk ; clk ; None ; None ; 2.837 ns ;
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[3] ; SEL:inst2|Servo_Width_Ctr[3] ; clk ; clk ; None ; None ; 2.565 ns ;
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[1] ; SEL:inst2|Motor_Width_Ctr[1] ; clk ; clk ; None ; None ; 2.708 ns ;
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[2] ; SEL:inst2|Servo_Width_Ctr[2] ; clk ; clk ; None ; None ; 2.738 ns ;
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[3] ; SEL:inst2|Motor_Width_Ctr[3] ; clk ; clk ; None ; None ; 2.815 ns ;
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[0] ; SEL:inst2|Servo_Width_Ctr[0] ; clk ; clk ; None ; None ; 3.218 ns ;
; Not operational: Clock Skew > Data Delay ; RxUnit:inst|DOut[5] ; SEL:inst2|Motor_Width_Ctr[5] ; clk ; clk ; None ; No
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -