⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 pc2fpga.fit.rpt

📁 this is a sample about usb out transmission
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 187      ; 207        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 188      ; 208        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 189      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 190      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 191      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 192      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 193      ; 209        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 194      ; 210        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 195      ; 211        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 196      ; 212        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 197      ; 213        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 198      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 199      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 200      ; 222        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 201      ; 223        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 202      ; 224        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 203      ; 225        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 204      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 205      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 206      ; 227        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 207      ; 228        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 208      ; 231        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 209      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 210      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 211      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 212      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 213      ; 239        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 214      ; 240        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 215      ; 241        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 216      ; 242        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 217      ; 243        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 218      ; 244        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 219      ; 245        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 220      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 221      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 222      ; 247        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 223      ; 248        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 224      ; 249        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 225      ; 250        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 226      ; 251        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 227      ; 252        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 228      ; 253        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 229      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 230      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 231      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 232      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 233      ; 254        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 234      ; 255        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 235      ; 256        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 236      ; 257        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 237      ; 258        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 238      ; 259        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 239      ; 260        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
; 240      ; 261        ; 2        ; RESERVED_INPUT       ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm (Parallel)                  ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                                                                        ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                                                                                                                                                                                                                                                            ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |pc2fpga                                                                                          ; 365 (5)     ; 298          ; 14336       ; 15   ; 0            ; 67 (1)       ; 103 (1)           ; 195 (3)          ; 51 (0)          ; |pc2fpga                                                                                                                                                                                                                                                                                                       ;
;    |sld_hub:sld_hub_inst|                                                                         ; 104 (27)    ; 71           ; 0           ; 0    ; 0            ; 33 (21)      ; 14 (0)            ; 57 (6)           ; 5 (0)           ; |pc2fpga|sld_hub:sld_hub_inst                                                                                                                                                                                                                                                                                  ;
;       |lpm_decode:instruction_decoder|                                                            ; 5 (0)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder                                                                                                                                                                                                                                                   ;
;          |decode_9ie:auto_generated|                                                              ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated                                                                                                                                                                                                                         ;
;       |lpm_shiftreg:jtag_ir_register|                                                             ; 10 (10)     ; 10           ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 2 (2)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register                                                                                                                                                                                                                                                    ;
;       |sld_dffex:BROADCAST|                                                                       ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_dffex:BROADCAST                                                                                                                                                                                                                                                              ;
;       |sld_dffex:IRF_ENA_0|                                                                       ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 0 (0)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0                                                                                                                                                                                                                                                              ;
;       |sld_dffex:IRF_ENA|                                                                         ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA                                                                                                                                                                                                                                                                ;
;       |sld_dffex:IRSR|                                                                            ; 9 (9)       ; 8            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 8 (8)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_dffex:IRSR                                                                                                                                                                                                                                                                   ;
;       |sld_dffex:RESET|                                                                           ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_dffex:RESET                                                                                                                                                                                                                                                                  ;
;       |sld_dffex:\GEN_IRF:1:IRF|                                                                  ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF                                                                                                                                                                                                                                                         ;
;       |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF|                                                         ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 5 (5)             ; 0 (0)            ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF                                                                                                                                                                                                                                                ;
;       |sld_jtag_state_machine:jtag_state_machine|                                                 ; 21 (21)     ; 19           ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 19 (19)          ; 0 (0)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine                                                                                                                                                                                                                                        ;
;       |sld_rom_sr:HUB_INFO_REG|                                                                   ; 18 (18)     ; 9            ; 0           ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 9 (9)            ; 5 (5)           ; |pc2fpga|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG                                                                                                                                                                                                                                                          ;
;    |sld_signaltap:auto_signaltap_0|                                                               ; 256 (29)    ; 223          ; 14336       ; 0    ; 0            ; 33 (2)       ; 88 (14)           ; 135 (13)         ; 46 (0)          ; |pc2fpga|sld_signaltap:auto_signaltap_0                                                                                                                                                                                                                                                                        ;
;       |altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|                                           ; 0 (0)       ; 0            ; 14336       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |pc2fpga|sld_signaltap:auto_signaltap_0|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram                                                                                                                                                                                                                        ;
;          |altsyncram_th92:auto_generated|                                                         ; 0 (0)       ; 0            ; 14336       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |pc2fpga|sld_signaltap:auto_signaltap_0|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_th92:auto_generated                                                                                                                                                                                         ;
;       |sld_acquisition_buffer:sld_acquisition_buffer_inst|                                        ; 25 (4)      ; 21           ; 0           ; 0    ; 0            ; 4 (3)        ; 10 (0)            ; 11 (1)           ; 11 (0)          ; |pc2fpga|sld_signaltap:auto_signaltap_0|sld_acquisition_buffer:sld_acquisition_buffer_inst                                                                                                                                                                                                                     ;
;          |lpm_counter:\write_address_non_zero_gen:write_pointer_counter|                          ; 11 (0)      ; 10           ; 0           ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 10 (0)           ; 11 (0)          ; |pc2fpga|sld_signaltap:auto_signaltap_0|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter                                                                                                                                                       ;
;           

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -