clock6.tan.rpt
来自「通过VERILOG HDL语言使用CPLD连接PS2键盘」· RPT 代码 · 共 368 行 · 第 1/5 页
RPT
368 行
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+-----------+-----------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-----------+-----------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[12] ; count[18] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[11] ; count[18] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[10] ; count[18] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[12] ; count[20] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[11] ; count[20] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[10] ; count[20] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[12] ; count[21] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[11] ; count[21] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[10] ; count[21] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[12] ; count[22] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[11] ; count[22] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[10] ; count[22] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[12] ; count[13] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[11] ; count[13] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[10] ; count[13] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[12] ; count[14] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[11] ; count[14] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 69.44 MHz ( period = 14.400 ns ) ; count[10] ; count[14] ; clk ; clk ; None ; None ; 9.900 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[9] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[8] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[7] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[6] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[5] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[4] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[3] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[2] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[0] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[1] ; count[18] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[9] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[8] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[7] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[6] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[5] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[4] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[3] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[2] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[0] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[1] ; count[20] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[9] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[8] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[7] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[6] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[5] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[4] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[3] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[2] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[0] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[1] ; count[21] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[9] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[8] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[7] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[6] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[5] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[4] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[3] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[2] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[0] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[1] ; count[22] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[9] ; count[13] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[8] ; count[13] ; clk ; clk ; None ; None ; 9.600 ns ;
; N/A ; 70.92 MHz ( period = 14.100 ns ) ; count[7] ; count[13] ; clk ; clk ; None ; None ; 9.600 ns ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?