generalub1.tan.rpt
来自「飞机电气检测的界面程序设计」· RPT 代码 · 共 271 行 · 第 1/2 页
RPT
271 行
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[9] ;
; N/A ; None ; 10.000 ns ; bse ; kle[9] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[9] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[9] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[9] ;
; N/A ; None ; 10.000 ns ; addressB[2] ; kle[9] ;
; N/A ; None ; 10.000 ns ; addressB[3] ; kle[9] ;
; N/A ; None ; 10.000 ns ; addressB[4] ; kle[9] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[9] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[9] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[8] ;
; N/A ; None ; 10.000 ns ; bse ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[8] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[8] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressC[4] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressC[2] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressC[3] ; kle[8] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[7] ;
; N/A ; None ; 10.000 ns ; bse ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[7] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[7] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressC[4] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressC[3] ; kle[7] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[6] ;
; N/A ; None ; 10.000 ns ; bse ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[6] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[6] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressC[4] ; kle[6] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[5] ;
; N/A ; None ; 10.000 ns ; bse ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressB[2] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressB[3] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressB[4] ; kle[5] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[5] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[5] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[4] ;
; N/A ; None ; 10.000 ns ; bse ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressB[4] ; kle[4] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[4] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressC[2] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressC[3] ; kle[4] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[3] ;
; N/A ; None ; 10.000 ns ; bse ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressB[4] ; kle[3] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[3] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[3] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[2] ;
; N/A ; None ; 10.000 ns ; bse ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressB[3] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressB[4] ; kle[2] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[2] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[2] ;
; N/A ; None ; 10.000 ns ; addressA[2] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressA[3] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressA[4] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressA[5] ; kle[1] ;
; N/A ; None ; 10.000 ns ; bse ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressA[6] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressB[6] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressB[5] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressB[2] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressB[3] ; kle[1] ;
; N/A ; None ; 10.000 ns ; addressB[4] ; kle[1] ;
; N/A ; None ; 10.000 ns ; bte[3] ; kle[1] ;
; N/A ; None ; 10.000 ns ; bte[2] ; kle[1] ;
+-------+-------------------+-----------------+-------------+---------+
+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus II Classic Timing Analyzer
Info: Version 7.1 Build 156 04/30/2007 SJ Full Version
Info: Processing started: Thu Dec 27 20:50:38 2007
Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off generalUb1 -c generalUb1
Info: Started post-fitting delay annotation
Info: Delay annotation completed successfully
Warning: Timing Analysis does not support the analysis of latches as synchronous elements for the currently selected device family
Info: Longest tpd from source pin "addressA[2]" to destination pin "kle[10]" is 15.000 ns
Info: 1: + IC(0.000 ns) + CELL(1.500 ns) = 1.500 ns; Loc. = PIN_1; Fanout = 10; PIN Node = 'addressA[2]'
Info: 2: + IC(0.000 ns) + CELL(5.000 ns) = 6.500 ns; Loc. = SEXP23; Fanout = 5; COMB Node = 'kle~3349'
Info: 3: + IC(0.000 ns) + CELL(7.000 ns) = 13.500 ns; Loc. = LC17; Fanout = 1; COMB Node = 'kle~3356'
Info: 4: + IC(0.000 ns) + CELL(1.500 ns) = 15.000 ns; Loc. = PIN_41; Fanout = 0; PIN Node = 'kle[10]'
Info: Total cell delay = 15.000 ns ( 100.00 % )
Info: Quartus II Classic Timing Analyzer was successful. 0 errors, 1 warning
Info: Allocated 104 megabytes of memory during processing
Info: Processing ended: Thu Dec 27 20:50:39 2007
Info: Elapsed time: 00:00:01
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?