📄 genralua.fit.rpt
字号:
; 32 ; 31 ; -- ; TCK ; input ; TTL ; ; N ;
; 33 ; 32 ; -- ; ke[19] ; output ; TTL ; ; Y ;
; 34 ; 33 ; -- ; ke[20] ; output ; TTL ; ; Y ;
; 35 ; 34 ; -- ; VCC ; power ; ; ; ;
; 36 ; 35 ; -- ; ke[21] ; output ; TTL ; ; Y ;
; 37 ; 36 ; -- ; ke[22] ; output ; TTL ; ; Y ;
; 38 ; 37 ; -- ; TDO ; output ; TTL ; ; N ;
; 39 ; 38 ; -- ; ke[23] ; output ; TTL ; ; Y ;
; 40 ; 39 ; -- ; ke[24] ; output ; TTL ; ; Y ;
; 41 ; 40 ; -- ; ke[25] ; output ; TTL ; ; Y ;
; 42 ; 41 ; -- ; GND ; gnd ; ; ; ;
; 43 ; 42 ; -- ; address[4] ; input ; TTL ; ; Y ;
; 44 ; 43 ; -- ; address[3] ; input ; TTL ; ; Y ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
+--------------------------------------------------------------------------------------------------+
; I/O Standard ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL ; - ; 4 ; 0 ; 0 ; 4 ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
+--------------------------------------------------------------------------+
; Dedicated Inputs I/O ;
+------------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+------------+-------+-------+-------+--------------+------------+---------+
; address[1] ; 2 ; Input ; -- ; TTL ; - ; 0 mA ;
; address[2] ; 1 ; Input ; -- ; TTL ; - ; 0 mA ;
; address[3] ; 44 ; Input ; -- ; TTL ; - ; 0 mA ;
; address[4] ; 43 ; Input ; -- ; TTL ; - ; 0 mA ;
+------------+-------+-------+-------+--------------+------------+---------+
+-----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; TTL ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+-------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+--------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ; Library Name ;
+----------------------------+------------+------+---------------------+--------------+
; |genralUa ; 25 ; 36 ; |genralUa ; work ;
+----------------------------+------------+------+---------------------+--------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+--------------+------------------+
; Name ; Fan-Out ;
+--------------+------------------+
; bse ; 25 ;
; address[6] ; 25 ;
; address[5] ; 25 ;
; address[4] ; 25 ;
; address[2] ; 25 ;
; address[3] ; 25 ;
; Decoder0~423 ; 1 ;
; Decoder0~421 ; 1 ;
; Decoder0~419 ; 1 ;
; Decoder0~417 ; 1 ;
; Decoder0~415 ; 1 ;
; Decoder0~413 ; 1 ;
; Decoder0~411 ; 1 ;
; Decoder0~409 ; 1 ;
; Decoder0~407 ; 1 ;
; Decoder0~405 ; 1 ;
; Decoder0~403 ; 1 ;
; Decoder0~401 ; 1 ;
; Decoder0~399 ; 1 ;
; Decoder0~397 ; 1 ;
; Decoder0~395 ; 1 ;
; Decoder0~393 ; 1 ;
; Decoder0~391 ; 1 ;
; Decoder0~389 ; 1 ;
; Decoder0~387 ; 1 ;
; Decoder0~385 ; 1 ;
; Decoder0~383 ; 1 ;
; Decoder0~381 ; 1 ;
; Decoder0~379 ; 1 ;
; Decoder0~377 ; 1 ;
; Decoder0~375 ; 1 ;
+--------------+------------------+
+-----------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+------------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 12 / 72 ( 17 % ) ;
+----------------------------+------------------+
+-----------------------------------------------------------------------+
; LAB Macrocells ;
+-----------------------------------------+-----------------------------+
; Number of Macrocells (Average = 12.50) ; Number of LABs (Total = 2) ;
+-----------------------------------------+-----------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 0 ;
; 9 ; 0 ;
; 10 ; 0 ;
; 11 ; 1 ;
; 12 ; 0 ;
; 13 ; 0 ;
; 14 ; 1 ;
+-----------------------------------------+-----------------------------+
+---------------------------------------------------------------------------------------------+
; Logic Cell Interconnection ;
+-----+------------+-----------------------------------------------------------------+--------+
; LAB ; Logic Cell ; Input ; Output ;
+-----+------------+-----------------------------------------------------------------+--------+
; A ; LC5 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[1] ;
; A ; LC6 ; address[4], address[5], address[6], bse, address[3], address[2] ; ke[2] ;
; A ; LC7 ; address[4], address[5], address[6], bse, address[3], address[2] ; ke[3] ;
; A ; LC8 ; address[4], address[5], address[6], bse, address[3], address[2] ; ke[4] ;
; A ; LC10 ; address[5], address[6], bse, address[3], address[2], address[4] ; ke[5] ;
; A ; LC11 ; address[3], address[4], address[2], address[5], address[6], bse ; ke[6] ;
; A ; LC12 ; address[5], address[6], bse, address[2], address[3], address[4] ; ke[7] ;
; A ; LC13 ; address[2], address[5], address[6], bse, address[3], address[4] ; ke[8] ;
; A ; LC14 ; address[6], bse, address[3], address[2], address[4], address[5] ; ke[9] ;
; A ; LC15 ; address[2], address[6], bse, address[3], address[4], address[5] ; ke[10] ;
; A ; LC16 ; address[4], address[3], address[2], address[5], address[6], bse ; ke[11] ;
; B ; LC32 ; address[5], address[2], address[6], bse, address[4], address[3] ; ke[12] ;
; B ; LC31 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[13] ;
; B ; LC30 ; address[3], address[4], address[5], address[2], address[6], bse ; ke[14] ;
; B ; LC29 ; address[4], address[3], address[2], address[5], address[6], bse ; ke[15] ;
; B ; LC28 ; address[3], address[4], address[5], address[2], address[6], bse ; ke[16] ;
; B ; LC27 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[17] ;
; B ; LC26 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[18] ;
; B ; LC24 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[19] ;
; B ; LC23 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[20] ;
; B ; LC22 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[21] ;
; B ; LC21 ; address[3], address[4], address[2], address[5], address[6], bse ; ke[22] ;
; B ; LC19 ; address[2], address[3], address[4], address[5], address[6], bse ; ke[23] ;
; B ; LC18 ; address[3], address[4], address[2], address[5], address[6], bse ; ke[24] ;
; B ; LC17 ; address[3], address[2], address[4], address[5], address[6], bse ; ke[25] ;
+-----+------------+-----------------------------------------------------------------+--------+
+----------------------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+-----------------------------------------+
; Option ; Setting ;
+----------------------------------------------+-----------------------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving an unspecified signal ;
; Security bit ; Off ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+-----------------------------------------+
+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 7.1 Build 156 04/30/2007 SJ Full Version
Info: Processing started: Thu Dec 27 20:59:56 2007
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off genralUa -c genralUa
Info: Selected device EPM7032SLC44-10 for design "genralUa"
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
Info: Allocated 137 megabytes of memory during processing
Info: Processing ended: Thu Dec 27 20:59:58 2007
Info: Elapsed time: 00:00:02
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -