⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 iirno.pin

📁 《CPLD_FPGA设计及应用》课件与实例
💻 PIN
📖 第 1 页 / 共 4 页
字号:
GND                          : P22       : gnd    :                   :         : 1         :                
addyn1acs[0]                 : R1        : output : LVTTL             :         : 6         : N              
GND*                         : R2        :        :                   :         : 6         :                
GND*                         : R3        :        :                   :         : 6         :                
GND*                         : R4        :        :                   :         : 6         :                
GND*                         : R5        :        :                   :         : 6         :                
dataxnacs[1]                 : R6        : output : LVTTL             :         : 6         : N              
addyn1acs[9]                 : R7        : output : LVTTL             :         : 6         : N              
GND*                         : R8        :        :                   :         : 6         :                
addyn0acs[7]                 : R9        : output : LVTTL             :         : 7         : N              
GND                          : R10       : gnd    :                   :         : 1         :                
VCC_PLL6_OUT                 : R11       : power  :                   : 3.3V    : 10        :                
VCCA_PLL6                    : R12       : power  :                   : 1.2V    : 1         :                
VCCPD8                       : R13       : power  :                   : 3.3V    : 8         :                
regyn1acs[0]                 : R14       : output : LVTTL             :         : 8         : N              
GND*                         : R15       :        :                   :         : 8         :                
GND*                         : R16       :        :                   :         : 1         :                
GND*                         : R17       :        :                   :         : 1         :                
regxn2acs[0]                 : R18       : output : LVTTL             :         : 1         : N              
addxn2acs[6]                 : R19       : output : LVTTL             :         : 1         : N              
VREFB1                       : R20       : power  :                   :         : 1         :                
addxn2acs[1]                 : R21       : output : LVTTL             :         : 1         : N              
regyn1acs[2]                 : R22       : output : LVTTL             :         : 1         : N              
GND*                         : T1        :        :                   :         : 6         :                
addyn1acs[5]                 : T2        : output : LVTTL             :         : 6         : N              
GND*                         : T3        :        :                   :         : 6         :                
GND*                         : T4        :        :                   :         : 6         :                
GND*                         : T5        :        :                   :         : 6         :                
GND*                         : T6        :        :                   :         : 6         :                
GND*                         : T7        :        :                   :         : 7         :                
addyn1acs[3]                 : T8        : output : LVTTL             :         : 7         : N              
GND*                         : T9        :        :                   :         : 7         :                
GND*                         : T10       :        :                   :         : 7         :                
GNDA_PLL6                    : T11       : gnd    :                   :         : 1         :                
GNDA_PLL6                    : T12       : gnd    :                   :         : 1         :                
regyn0acs[9]                 : T13       : output : LVTTL             :         : 8         : N              
datayntempacs[2]             : T14       : output : LVTTL             :         : 8         : N              
GND*                         : T15       :        :                   :         : 8         :                
GND*                         : T16       :        :                   :         : 8         :                
GND*                         : T17       :        :                   :         : 1         :                
resultacs[0]                 : T18       : output : LVTTL             :         : 1         : N              
GND*                         : T19       :        :                   :         : 1         :                
GND*                         : T20       :        :                   :         : 1         :                
regyn1acs[3]                 : T21       : output : LVTTL             :         : 1         : N              
addxn1acs[7]                 : T22       : output : LVTTL             :         : 1         : N              
GND*                         : U1        :        :                   :         : 6         :                
dataxnacs[2]                 : U2        : output : LVTTL             :         : 6         : N              
VREFB6                       : U3        : power  :                   :         : 6         :                
addyn1acs[6]                 : U4        : output : LVTTL             :         : 6         : N              
GND*                         : U5        :        :                   :         : 6         :                
GND*                         : U6        :        :                   :         : 7         :                
GND*                         : U7        :        :                   :         : 7         :                
GND*                         : U8        :        :                   :         : 7         :                
GND*                         : U9        :        :                   :         : 7         :                
GND*                         : U10       :        :                   :         : 7         :                
VCCD_PLL6                    : U11       : power  :                   : 1.2V    : 2         :                
regyn1acs[7]                 : U12       : output : LVTTL             :         : 8         : N              
regyn1acs[9]                 : U13       : output : LVTTL             :         : 8         : N              
regyn1acs[4]                 : U14       : output : LVTTL             :         : 8         : N              
dataxnacs[3]                 : U15       : output : LVTTL             :         : 8         : N              
GND*                         : U16       :        :                   :         : 8         :                
dataxnacs[7]                 : U17       : output : LVTTL             :         : 1         : N              
GND*                         : U18       :        :                   :         : 1         :                
GND*                         : U19       :        :                   :         : 1         :                
GND*                         : U20       :        :                   :         : 1         :                
addxn2acs[5]                 : U21       : output : LVTTL             :         : 1         : N              
regxn2acs[2]                 : U22       : output : LVTTL             :         : 1         : N              
GND*                         : V1        :        :                   :         : 6         :                
GND*                         : V2        :        :                   :         : 6         :                
GND*                         : V3        :        :                   :         : 6         :                
GND*                         : V4        :        :                   :         : 6         :                
PORSEL                       : V5        :        :                   :         : 7         :                
dataxnacs[5]                 : V6        : output : LVTTL             :         : 7         : N              
GND*                         : V7        :        :                   :         : 7         :                
GND*                         : V8        :        :                   :         : 7         :                
GND*                         : V9        :        :                   :         : 10        :                
GND*                         : V10       :        :                   :         : 7         :                
datayntempacs[4]             : V11       : output : LVTTL             :         : 8         : N              
GND*                         : V12       :        :                   :         : 8         :                
dinxn[5]                     : V13       : input  : LVTTL             :         : 8         : N              
addxn2acs[2]                 : V14       : output : LVTTL             :         : 8         : N              
GND*                         : V15       :        :                   :         : 8         :                
GND*                         : V16       :        :                   :         : 8         :                
VCCSEL                       : V17       :        :                   :         : 8         :                
GND*                         : V18       :        :                   :         : 1         :                
GND*                         : V19       :        :                   :         : 1         :                
VREFB1                       : V20       : power  :                   :         : 1         :                
GND*                         : V21       :        :                   :         : 1         :                
addyn0acs[3]                 : V22       : output : LVTTL             :         : 1         : N              
addyn0acs[0]                 : W1        : output : LVTTL             :         : 6         : N              
GND*                         : W2        :        :                   :         : 6         :                
GND*                         : W3        :        :                   :         : 6         :                
GND*                         : W4        :        :                   :         : 6         :                
GND*                         : W5        :        :                   :         : 7         :                
VREFB7                       : W6        : power  :                   :         : 7         :                
GND*                         : W7        :        :                   :         : 7         :                
VREFB7                       : W8        : power  :                   :         : 7         :                
GND*                         : W9        :        :                   :         : 10        :                
GND*                         : W10       :        :                   :         : 7         :                
GND*                         : W11       :        :                   :         : 8         :                
GND*                         : W12       :        :                   :         : 8         :                
datayntempacs[5]             : W13       : output : LVTTL             :         : 8         : N              
addxn2acs[0]                 : W14       : output : LVTTL             :         : 8         : N              
addxn2acs[7]                 : W15       : output : LVTTL             :         : 8         : N              
regxn2acs[5]                 : W16       : output : LVTTL             :         : 8         : N              
addyn0acs[8]                 : W17       : output : LVTTL             :         : 8         : N              
nCONFIG                      : W18       :        :                   :         : 8         :                
GND*                         : W19       :        :                   :         : 1         :                
GND*                         : W20       :        :                   :         : 1         :                
addyn1acs[4]                 : W21       : output : LVTTL             :         : 1         : N              
GND*                         : W22       :        :                   :         : 1         :                
GND*                         : Y1        :        :                   :         : 6         :                
GND*                         : Y2        :        :                   :         : 6         :                
GND*                         : Y3        :        :                   :         : 7         :                
PLL_ENA                      : Y4        :        :                   :         : 7         :                
GND*                         : Y5        :        :                   :         : 7         :                
GND*                         : Y6        :        :                   :         : 7         :                
GND*                         : Y7        :        :                   :         : 7         :                
GND*                         : Y8        :        :                   :         : 7         :                
GND*                         : Y9        :        :                   :         : 10        :                
GND*                         : Y10       :        :                   :         : 7         :                
GND*                         : Y11       :        :                   :         : 7         :                
GND*                         : Y12       :        :                   :         : 8         :                
regyn1acs[5]                 : Y13       : output : LVTTL             :         : 8         : N              
regyn0acs[0]                 : Y14       : output : LVTTL             :         : 8         : N              
datayntempacs[7]             : Y15       : output : LVTTL             :         : 8         : N              
resultacs[16]                : Y16       : output : LVTTL             :         : 8         : N              
regyn0acs[5]                 : Y17       : output : LVTTL             :         : 8         : N              
resultacs[13]                : Y18       : output : LVTTL             :         : 8         : N              
VREFB8                       : Y19       : power  :                   :         : 8         :                
GND*                         : Y20       :        :                   :         : 8         :                
GND*                         : Y21       :        :                   :         : 1         :                
GND*                         : Y22       :        :                   :         : 1         :                

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -