⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 iirno.pin

📁 《CPLD_FPGA设计及应用》课件与实例
💻 PIN
📖 第 1 页 / 共 4 页
字号:
VREFB3                       : B14       : power  :                   :         : 3         :                
sumacs[13]                   : B15       : output : LVTTL             :         : 3         : N              
dataynacs[4]                 : B16       : output : LVTTL             :         : 3         : N              
counterbtcs[2]               : B17       : output : LVTTL             :         : 3         : N              
sumacs[6]                    : B18       : output : LVTTL             :         : 3         : N              
addxn1acs[4]                 : B19       : output : LVTTL             :         : 3         : N              
nSTATUS                      : B20       :        :                   :         : 3         :                
GND                          : B21       : gnd    :                   :         : 1         :                
VCCIO2                       : B22       : power  :                   : 3.3V    : 2         :                
GND*                         : C1        :        :                   :         : 5         :                
GND*                         : C2        :        :                   :         : 5         :                
TEMPDIODEn                   : C3        :        :                   :         : 1         :                
GND*                         : C4        :        :                   :         : 4         :                
GND*                         : C5        :        :                   :         : 4         :                
GND*                         : C6        :        :                   :         : 4         :                
clkencs                      : C7        : output : LVTTL             :         : 4         : N              
clrsmcs                      : C8        : output : LVTTL             :         : 4         : N              
addxn1acs[6]                 : C9        : output : LVTTL             :         : 9         : N              
addxn0acs[3]                 : C10       : output : LVTTL             :         : 9         : N              
addxn0acs[7]                 : C11       : output : LVTTL             :         : 4         : N              
regyn1acs[8]                 : C12       : output : LVTTL             :         : 4         : N              
addxn1acs[8]                 : C13       : output : LVTTL             :         : 3         : N              
resultacs[4]                 : C14       : output : LVTTL             :         : 3         : N              
dataynacs[8]                 : C15       : output : LVTTL             :         : 3         : N              
sumacs[12]                   : C16       : output : LVTTL             :         : 3         : N              
counterbtcs[1]               : C17       : output : LVTTL             :         : 3         : N              
resultacs[12]                : C18       : output : LVTTL             :         : 3         : N              
regxn0acs[3]                 : C19       : output : LVTTL             :         : 3         : N              
CONF_DONE                    : C20       :        :                   :         : 3         :                
datayntempacs[0]             : C21       : output : LVTTL             :         : 2         : N              
addxn0acs[6]                 : C22       : output : LVTTL             :         : 2         : N              
GND*                         : D1        :        :                   :         : 5         :                
GND*                         : D2        :        :                   :         : 5         :                
dataxnacs[8]                 : D3        : output : LVTTL             :         : 4         : N              
MSEL1                        : D4        :        :                   :         : 4         :                
GND*                         : D5        :        :                   :         : 4         :                
GND*                         : D6        :        :                   :         : 4         :                
VREFB4                       : D7        : power  :                   :         : 4         :                
dinxn[7]                     : D8        : input  : LVTTL             :         : 4         : N              
VREFB4                       : D9        : power  :                   :         : 4         :                
addxn0acs[8]                 : D10       : output : LVTTL             :         : 9         : N              
regyn0acs[8]                 : D11       : output : LVTTL             :         : 3         : N              
regxn1acs[8]                 : D12       : output : LVTTL             :         : 3         : N              
regxn0acs[6]                 : D13       : output : LVTTL             :         : 3         : N              
counterbtcs[0]               : D14       : output : LVTTL             :         : 3         : N              
sumacs[17]                   : D15       : output : LVTTL             :         : 3         : N              
VREFB3                       : D16       : power  :                   :         : 3         :                
addxn0acs[9]                 : D17       : output : LVTTL             :         : 3         : N              
addxn0acs[2]                 : D18       : output : LVTTL             :         : 3         : N              
DCLK                         : D19       :        :                   :         : 3         :                
dinxn[3]                     : D20       : input  : LVTTL             :         : 3         : N              
regxn0acs[1]                 : D21       : output : LVTTL             :         : 2         : N              
datayntempacs[9]             : D22       : output : LVTTL             :         : 2         : N              
GND*                         : E1        :        :                   :         : 5         :                
dataxnacs[4]                 : E2        : output : LVTTL             :         : 5         : N              
GND*                         : E3        :        :                   :         : 5         :                
dataxnacs[0]                 : E4        : output : LVTTL             :         : 5         : N              
MSEL0                        : E5        :        :                   :         : 4         :                
GND*                         : E6        :        :                   :         : 4         :                
GND*                         : E7        :        :                   :         : 4         :                
GND*                         : E8        :        :                   :         : 4         :                
regxn0acs[4]                 : E9        : output : LVTTL             :         : 4         : N              
dataxnacs[9]                 : E10       : output : LVTTL             :         : 4         : N              
regxn2acs[8]                 : E11       : output : LVTTL             :         : 3         : N              
regxn1acs[6]                 : E12       : output : LVTTL             :         : 3         : N              
~DATA0~ / RESERVED_INPUT     : E13       : input  : LVTTL             :         : 3         : N              
clkregcs                     : E14       : output : LVTTL             :         : 3         : N              
countercs[0]                 : E15       : output : LVTTL             :         : 3         : N              
addxn2acs[9]                 : E16       : output : LVTTL             :         : 3         : N              
addxn2acs[3]                 : E17       : output : LVTTL             :         : 3         : N              
addxn0acs[0]                 : E18       : output : LVTTL             :         : 3         : N              
addxn2acs[8]                 : E19       : output : LVTTL             :         : 2         : N              
datayntempacs[1]             : E20       : output : LVTTL             :         : 2         : N              
sumacs[5]                    : E21       : output : LVTTL             :         : 2         : N              
resultacs[2]                 : E22       : output : LVTTL             :         : 2         : N              
dinxn[4]                     : F1        : input  : LVTTL             :         : 5         : N              
GND*                         : F2        :        :                   :         : 5         :                
VREFB5                       : F3        : power  :                   :         : 5         :                
addyn0acs[5]                 : F4        : output : LVTTL             :         : 5         : N              
GND*                         : F5        :        :                   :         : 5         :                
GND*                         : F6        :        :                   :         : 4         :                
GND*                         : F7        :        :                   :         : 4         :                
GND*                         : F8        :        :                   :         : 4         :                
regxn0acs[7]                 : F9        : output : LVTTL             :         : 4         : N              
GNDA_PLL5                    : F10       : gnd    :                   :         : 1         :                
GNDA_PLL5                    : F11       : gnd    :                   :         : 1         :                
VCCA_PLL5                    : F12       : power  :                   : 1.2V    : 1         :                
dataynacs[6]                 : F13       : output : LVTTL             :         : 3         : N              
countercs[3]                 : F14       : output : LVTTL             :         : 3         : N              
sumacs[4]                    : F15       : output : LVTTL             :         : 3         : N              
resultacs[8]                 : F16       : output : LVTTL             :         : 3         : N              
addxn1acs[3]                 : F17       : output : LVTTL             :         : 3         : N              
VREFB2                       : F18       : power  :                   :         : 2         :                
sumacs[2]                    : F19       : output : LVTTL             :         : 2         : N              
resultacs[1]                 : F20       : output : LVTTL             :         : 2         : N              
sumacs[3]                    : F21       : output : LVTTL             :         : 2         : N              
resultacs[5]                 : F22       : output : LVTTL             :         : 2         : N              
GND*                         : G1        :        :                   :         : 5         :                
GND*                         : G2        :        :                   :         : 5         :                
GND*                         : G3        :        :                   :         : 5         :                
GND*                         : G4        :        :                   :         : 5         :                
GND*                         : G5        :        :                   :         : 5         :                
GND*                         : G6        :        :                   :         : 5         :                
addyn1acs[2]                 : G7        : output : LVTTL             :         : 4         : N              
GND*                         : G8        :        :                   :         : 4         :                
GND*                         : G9        :        :                   :         : 4         :                
VCC_PLL5_OUT                 : G10       : power  :                   : 3.3V    : 9         :                
VCCD_PLL5                    : G11       : power  :                   : 1.2V    : 2         :                
regxn0acs[9]                 : G12       : output : LVTTL             :         : 3         : N              
sumacs[14]                   : G13       : output : LVTTL             :         : 3         : N              
dataynacs[2]                 : G14       : output : LVTTL             :         : 3         : N              
regxn1acs[3]                 : G15       : output : LVTTL             :         : 3         : N              
resultacs[3]                 : G16       : output : LVTTL             :         : 3         : N              
resultacs[14]                : G17       : output : LVTTL             :         : 2         : N              
regxn0acs[5]                 : G18       : output : LVTTL             :         : 2         : N              
clkregbtcs                   : G19       : output : LVTTL             :         : 2         : N              
resultacs[7]                 : G20       : output : LVTTL             :         : 2         : N              
sumacs[9]                    : G21       : output : LVTTL             :         : 2         : N              
dataynacs[0]                 : G22       : output : LVTTL             :         : 2         : N              
GND*                         : H1        :        :                   :         : 5         :                
GND*                         : H2        :        :                   :         : 5         :                
addyn0acs[9]                 : H3        : output : LVTTL             :         : 5         : N              
addyn1acs[7]                 : H4        : output : LVTTL             :         : 5         : N              
GND*                         : H5        :        :                   :         : 5         :                
GND*                         : H6        :        :                   :         : 5         :                
GND*                         : H7        :        :                   :         : 4         :                
VCCINT                       : H8        : power  :                   : 1.2V    :           :                
GND*                         : H9        :        :                   :         : 4         :                
VCCPD4                       : H10       : power  :                   : 3.3V    : 4         :                
datayntempacs[8]             : H11       : output : LVTTL             :         : 3         : N              
regxn1acs[9]                 : H12       : output : LVTTL             :         : 3         : N              
VCCPD3                       : H13       : power  :                   : 3.3V    : 3         :                
dataynacs[3]                 : H14       : output : LVTTL             :         : 3         : N              
GND                          : H15       : gnd    :                   :         : 1         :                
sumacs[0]                    : H16       : output : LVTTL             :         : 3         : N              
countercs[1]                 : H17       : output : LVTTL             :         : 2         : N              

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -