⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 lockit.pin

📁 Altera FPGA CPLD设计高级篇电子书籍
💻 PIN
📖 第 1 页 / 共 5 页
字号:
NC                           : B7        :        :                   :         : 1         :                
fir_result_b[1]              : B8        : output : LVTTL             :         : 3         : N              
fir_data_b[5]                : B9        : input  : LVTTL             :         : 3         : N              
done_b                       : B10       : output : LVTTL             :         : 3         : N              
NC                           : B11       :        :                   :         : 1         :                
fir_data_b[6]                : B12       : input  : LVTTL             :         : 3         : N              
GNDG_PLL5                    : B13       : gnd    :                   :         : 1         :                
GNDA_PLL5                    : B14       : gnd    :                   :         : 1         :                
GND+                         : B15       :        :                   :         : 4         :                
NC                           : B16       :        :                   :         : 1         :                
rdy_a                        : B17       : output : LVTTL             :         : 4         : N              
fir_result_a[4]              : B18       : output : LVTTL             :         : 4         : N              
NC                           : B19       :        :                   :         : 1         :                
fir_data_a[2]                : B20       : input  : LVTTL             :         : 4         : N              
NC                           : B21       :        :                   :         : 1         :                
GND*                         : B22       :        :                   :         : 4         :                
NC                           : B23       :        :                   :         : 1         :                
GND*                         : B24       :        :                   :         : 4         :                
NC                           : B25       :        :                   :         : 1         :                
GND                          : B26       : gnd    :                   :         : 1         :                
GND*                         : C1        :        :                   :         : 2         :                
GND*                         : C2        :        :                   :         : 3         :                
GND*                         : C3        :        :                   :         : 3         :                
GND*                         : C4        :        :                   :         : 3         :                
NC                           : C5        :        :                   :         : 1         :                
NC                           : C6        :        :                   :         : 1         :                
GND*                         : C7        :        :                   :         : 3         :                
NC                           : C8        :        :                   :         : 1         :                
fir_result_b[5]              : C9        : output : LVTTL             :         : 3         : N              
fir_data_b[3]                : C10       : input  : LVTTL             :         : 3         : N              
fir_result_b[17]             : C11       : output : LVTTL             :         : 3         : N              
fir_result_b[10]             : C12       : output : LVTTL             :         : 3         : N              
GND                          : C13       : gnd    :                   :         : 1         :                
VCCG_PLL5                    : C14       : power  :                   : 1.5V    : 1         :                
fir_result_a[13]             : C15       : output : LVTTL             :         : 4         : N              
fir_result_a[19]             : C16       : output : LVTTL             :         : 4         : N              
fir_result_a[12]             : C17       : output : LVTTL             :         : 4         : N              
fir_result_a[5]              : C18       : output : LVTTL             :         : 4         : N              
NC                           : C19       :        :                   :         : 1         :                
fir_result_a[8]              : C20       : output : LVTTL             :         : 4         : N              
fir_result_a[6]              : C21       : output : LVTTL             :         : 4         : N              
GND*                         : C22       :        :                   :         : 4         :                
GND*                         : C23       :        :                   :         : 4         :                
GND*                         : C24       :        :                   :         : 4         :                
GND*                         : C25       :        :                   :         : 5         :                
GND*                         : C26       :        :                   :         : 5         :                
VCCIO2                       : D1        : power  :                   : 3.3V    : 2         :                
GND*                         : D2        :        :                   :         : 2         :                
GND*                         : D3        :        :                   :         : 3         :                
GND*                         : D4        :        :                   :         : 3         :                
GND*                         : D5        :        :                   :         : 3         :                
fir_result_b[24]             : D6        : output : LVTTL             :         : 3         : N              
NC                           : D7        :        :                   :         : 1         :                
NC                           : D8        :        :                   :         : 1         :                
GND                          : D9        :        :                   :         : 3         :                
fir_data_b[10]               : D10       : input  : LVTTL             :         : 3         : N              
fir_result_b[15]             : D11       : output : LVTTL             :         : 3         : N              
fir_data_b[9]                : D12       : input  : LVTTL             :         : 3         : N              
VCC_PLL5_OUTA                : D13       : power  :                   : 3.3V    : 9         :                
VCCA_PLL5                    : D14       : power  :                   : 1.5V    : 1         :                
TRST                         : D15       : input  :                   :         : 4         :                
fir_result_a[25]             : D16       : output : LVTTL             :         : 4         : N              
fir_result_a[20]             : D17       : output : LVTTL             :         : 4         : N              
fir_result_a[11]             : D18       : output : LVTTL             :         : 4         : N              
NC                           : D19       :        :                   :         : 1         :                
fir_data_a[0]                : D20       : input  : LVTTL             :         : 4         : N              
fir_data_a[5]                : D21       : input  : LVTTL             :         : 4         : N              
GND*                         : D22       :        :                   :         : 4         :                
GND*                         : D23       :        :                   :         : 4         :                
GND*                         : D24       :        :                   :         : 5         :                
GND*                         : D25       :        :                   :         : 5         :                
VCCIO5                       : D26       : power  :                   : 3.3V    : 5         :                
NC                           : E1        :        :                   :         : 1         :                
NC                           : E2        :        :                   :         : 1         :                
GND*                         : E3        :        :                   :         : 2         :                
GND*                         : E4        :        :                   :         : 2         :                
fir_result_b[2]              : E5        : output : LVTTL             :         : 3         : N              
fir_result_b[0]              : E6        : output : LVTTL             :         : 3         : N              
NC                           : E7        :        :                   :         : 1         :                
NC                           : E8        :        :                   :         : 1         :                
rdy_b                        : E9        : output : LVTTL             :         : 3         : N              
fir_result_b[21]             : E10       : output : LVTTL             :         : 3         : N              
fir_result_b[13]             : E11       : output : LVTTL             :         : 3         : N              
fir_result_b[11]             : E12       : output : LVTTL             :         : 9         : N              
fir_result_b[12]             : E13       : output : LVTTL             :         : 9         : N              
fir_result_a[16]             : E14       : output : LVTTL             :         : 9         : N              
TMS                          : E15       : input  :                   :         : 4         :                
fir_result_a[24]             : E16       : output : LVTTL             :         : 4         : N              
fir_result_a[14]             : E17       : output : LVTTL             :         : 4         : N              
fir_result_a[3]              : E18       : output : LVTTL             :         : 4         : N              
NC                           : E19       :        :                   :         : 1         :                
NC                           : E20       :        :                   :         : 1         :                
fir_data_a[3]                : E21       : input  : LVTTL             :         : 4         : N              
GND*                         : E22       :        :                   :         : 4         :                
GND*                         : E23       :        :                   :         : 5         :                
fir_result_a[7]              : E24       : output : LVTTL             :         : 5         : N              
NC                           : E25       :        :                   :         : 1         :                
NC                           : E26       :        :                   :         : 1         :                
GND*                         : F1        :        :                   :         : 2         :                
GND*                         : F2        :        :                   :         : 2         :                
GND*                         : F3        :        :                   :         : 2         :                
GND*                         : F4        :        :                   :         : 2         :                
fir_result_b[25]             : F5        : output : LVTTL             :         : 3         : N              
fir_data_b[2]                : F6        : input  : LVTTL             :         : 3         : N              
NC                           : F7        :        :                   :         : 1         :                
GND                          : F8        :        :                   :         : 1         :                
fir_data_b[7]                : F9        : input  : LVTTL             :         : 3         : N              
fir_data_b[1]                : F10       : input  : LVTTL             :         : 3         : N              
GND                          : F11       :        :                   :         : 3         :                
fir_result_b[14]             : F12       : output : LVTTL             :         : 9         : N              
fir_result_b[18]             : F13       : output : LVTTL             :         : 9         : N              
fir_result_b[9]              : F14       : output : LVTTL             :         : 9         : N              
fir_result_a[18]             : F15       : output : LVTTL             :         : 4         : N              
~DATA0~ / RESERVED_INPUT     : F16       : input  : LVTTL             :         : 4         : N              
fir_result_a[21]             : F17       : output : LVTTL             :         : 4         : N              
GND                          : F18       :        :                   :         : 4         :                
fir_result_a[0]              : F19       : output : LVTTL             :         : 4         : N              
NC                           : F20       :        :                   :         : 1         :                
fir_data_a[8]                : F21       : input  : LVTTL             :         : 4         : N              
GND                          : F22       :        :                   :         : 4         :                
GND*                         : F23       :        :                   :         : 5         :                
GND*                         : F24       :        :                   :         : 5         :                
GND*                         : F25       :        :                   :         : 5         :                
GND*                         : F26       :        :                   :         : 5         :                

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -