📄 serial.tan.rpt
字号:
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; div8_tras_reg[1] ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; div8_tras_reg[0] ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; state_tras[3] ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; txd_buf[4] ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; txd_buf[3] ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; key_entry2 ; txd_buf[0] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; send_state[1] ; txd_buf[0] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; state_tras[0] ; txd_buf[2] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; key_entry2 ; txd_buf[2] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; send_state[0] ; txd_buf[2] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; state_tras[3] ; txd_buf[2] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; state_tras[1] ; txd_buf[2] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; send_state[2] ; txd_buf[2] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; send_state[1] ; txd_buf[2] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; send_state[0] ; txd_buf[3] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; state_tras[2] ; txd_buf[3] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; state_tras[1] ; txd_buf[3] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; send_state[2] ; txd_buf[3] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 66.67 MHz ( period = 15.000 ns ) ; send_state[1] ; txd_buf[3] ; clk ; clk ; None ; None ; 10.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[3] ; txd_reg ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[0] ; txd_reg ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_reg ; txd_reg ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[3] ; txd_buf[1] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; send_state[2] ; txd_buf[1] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; send_state[1] ; txd_buf[1] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[2] ; txd_buf[1] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[1] ; txd_buf[1] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; key_entry2 ; txd_buf[4] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[3] ; txd_buf[4] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[5] ; txd_buf[4] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[4] ; txd_buf[4] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[3] ; txd_buf[5] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[6] ; txd_buf[5] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[5] ; txd_buf[5] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[0] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; key_entry2 ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; div8_tras_reg[2] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; div8_tras_reg[1] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; div8_tras_reg[0] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[3] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[2] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; state_tras[1] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; send_state[2] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; send_state[1] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 71.43 MHz ( period = 14.000 ns ) ; txd_buf[6] ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[2] ; cnt_delay[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[1] ; cnt_delay[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[0] ; cnt_delay[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; start_delaycnt ; cnt_delay[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[5] ; cnt_delay[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[4] ; cnt_delay[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[3] ; cnt_delay[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[2] ; cnt_delay[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[1] ; cnt_delay[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; cnt_delay[0] ; cnt_delay[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; start_delaycnt ; cnt_delay[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+------------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clk' ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; key_entry1 ; key_entry2 ; clk ; clk ; None ; None ; 8.000 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[1] ; clk ; clk ; None ; None ; 8.000 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[6] ; clk ; clk ; None ; None ; 9.000 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[4] ; clk ; clk ; None ; None ; 9.000 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[3] ; clk ; clk ; None ; None ; 9.000 ns ;
; Not operational: Clock Skew > Data Delay ; key_entry1 ; txd_buf[2] ; clk ; clk ; None ; None ; 9.000 ns ;
+------------------------------------------+------------+------------+------------+----------+----------------------------+----------------------------+--------------------------+
+---------------------------------------------------------------------------+
; tsu ;
+-------+--------------+------------+-----------+----------------+----------+
; Slack ; Required tsu ; Actual tsu ; From ; To ; To Clock ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -