📄 serial.tan.rpt
字号:
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; state_rec[2] ; rxd_buf[6] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; state_rec[1] ; rxd_buf[6] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div8_rec_reg[2] ; rxd_buf[6] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div8_rec_reg[1] ; rxd_buf[6] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div8_rec_reg[0] ; rxd_buf[6] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; state_rec[3] ; rxd_buf[7] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; state_rec[0] ; rxd_buf[7] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; state_rec[2] ; rxd_buf[7] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; state_rec[1] ; rxd_buf[7] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div8_rec_reg[2] ; rxd_buf[7] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div8_rec_reg[1] ; rxd_buf[7] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div8_rec_reg[0] ; rxd_buf[7] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; send_state[0] ; trasstart ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; send_state[2] ; trasstart ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; send_state[1] ; trasstart ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; key_entry2 ; key_entry1 ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[0] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[1] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[2] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[8] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[3] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[7] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[6] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[5] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 45.45 MHz ( period = 22.000 ns ) ; div_reg[4] ; div_reg[8] ; clk ; clk ; None ; None ; 17.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[0] ; txd_reg ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[2] ; txd_reg ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[1] ; txd_reg ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; txd_buf[0] ; txd_buf[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[0] ; txd_buf[1] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; key_entry2 ; txd_buf[1] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[2] ; txd_buf[1] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[1] ; txd_buf[1] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[0] ; txd_buf[1] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[2] ; txd_buf[1] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[1] ; txd_buf[1] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[0] ; txd_buf[4] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[2] ; txd_buf[4] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[1] ; txd_buf[4] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[0] ; txd_buf[4] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[2] ; txd_buf[4] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[1] ; txd_buf[4] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[0] ; txd_buf[5] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[2] ; txd_buf[5] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[1] ; txd_buf[5] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; send_state[2] ; txd_buf[5] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; send_state[1] ; txd_buf[5] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; recstart_tmp ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_rec[3] ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_rec[0] ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_rec[2] ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_rec[1] ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_rec_reg[2] ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_rec_reg[1] ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_rec_reg[0] ; state_rec[0] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[0] ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; key_entry2 ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[2] ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[1] ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div8_tras_reg[0] ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[3] ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[2] ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; state_tras[1] ; trasstart ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div_reg[13] ; div_reg[8] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div_reg[12] ; div_reg[8] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div_reg[11] ; div_reg[8] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div_reg[10] ; div_reg[8] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div_reg[9] ; div_reg[8] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div_reg[15] ; div_reg[8] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; div_reg[14] ; div_reg[8] ; clk ; clk ; None ; None ; 16.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; div8_tras_reg[2] ; txd_buf[2] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; div8_tras_reg[1] ; txd_buf[2] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; div8_tras_reg[0] ; txd_buf[2] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; state_tras[2] ; txd_buf[2] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; txd_buf[3] ; txd_buf[2] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; txd_buf[2] ; txd_buf[2] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; state_tras[0] ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; key_entry2 ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 62.50 MHz ( period = 16.000 ns ) ; div8_tras_reg[2] ; txd_buf[3] ; clk ; clk ; None ; None ; 11.000 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -