⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 mux.fit.rpt

📁 CPLD VHDL CODE非常好的参考资料
💻 RPT
📖 第 1 页 / 共 2 页
字号:
Fitter report for mux
Fri Sep 23 21:43:44 2005
Version 5.0 Build 148 04/26/2005 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Fitter Device Options
  5. Fitter Equations
  6. Pin-Out File
  7. Fitter Resource Usage Summary
  8. Input Pins
  9. Output Pins
 10. All Package Pins
 11. Output Pin Default Load For Reported TCO
 12. Fitter Resource Utilization by Entity
 13. Non-Global High Fan-Out Signals
 14. Interconnect Usage Summary
 15. LAB External Interconnect
 16. LAB Macrocells
 17. Parallel Expander
 18. Shareable Expander
 19. Logic Cell Interconnection
 20. Fitter Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic       
functions, and any output files any of the foregoing           
(including device programming or simulation files), and any    
associated documentation or information are expressly subject  
to the terms and conditions of the Altera Program License      
Subscription Agreement, Altera MegaCore Function License       
Agreement, or other applicable license agreement, including,   
without limitation, that your use is for the sole purpose of   
programming logic devices manufactured by Altera and sold by   
Altera or its authorized distributors.  Please refer to the    
applicable agreement for further details.



+------------------------------------------------------------------+
; Fitter Summary                                                   ;
+-----------------------+------------------------------------------+
; Fitter Status         ; Successful - Fri Sep 23 21:43:44 2005    ;
; Quartus II Version    ; 5.0 Build 148 04/26/2005 SJ Full Version ;
; Revision Name         ; mux                                      ;
; Top-level Entity Name ; mux                                      ;
; Family                ; MAX7000S                                 ;
; Device                ; EPM7128SLC84-15                          ;
; Timing Models         ; Final                                    ;
; Total macrocells      ; 17 / 128 ( 13 % )                        ;
; Total pins            ; 27 / 68 ( 39 % )                         ;
+-----------------------+------------------------------------------+


+--------------------------------------------------------------------------------------+
; Fitter Settings                                                                      ;
+--------------------------------------------+--------------------+--------------------+
; Option                                     ; Setting            ; Default Value      ;
+--------------------------------------------+--------------------+--------------------+
; Device                                     ; EPM7128SLC84-15    ;                    ;
; Use smart compilation                      ; Off                ; Off                ;
; Optimize Timing                            ; Normal compilation ; Normal compilation ;
; Optimize IOC Register Placement for Timing ; On                 ; On                 ;
; Limit to One Fitting Attempt               ; Off                ; Off                ;
; Fitter Initial Placement Seed              ; 1                  ; 1                  ;
; Slow Slew Rate                             ; Off                ; Off                ;
; Fitter Effort                              ; Auto Fit           ; Auto Fit           ;
+--------------------------------------------+--------------------+--------------------+


+----------------------------------------------------------------------------------------+
; Fitter Device Options                                                                  ;
+----------------------------------------------+-----------------------------------------+
; Option                                       ; Setting                                 ;
+----------------------------------------------+-----------------------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                                     ;
; Enable device-wide reset (DEV_CLRn)          ; Off                                     ;
; Enable device-wide output enable (DEV_OE)    ; Off                                     ;
; Enable INIT_DONE output                      ; Off                                     ;
; Configuration scheme                         ; Passive Serial                          ;
; Reserve all unused pins                      ; As output driving an unspecified signal ;
; Security bit                                 ; Off                                     ;
; Base pin-out file on sameframe device        ; Off                                     ;
+----------------------------------------------+-----------------------------------------+


+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/work1/mux/mux.fit.eqn.


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/work1/mux/mux.pin.


+---------------------------------------------------+
; Fitter Resource Usage Summary                     ;
+-------------------------------+-------------------+
; Resource                      ; Usage             ;
+-------------------------------+-------------------+
; Logic cells                   ; 17 / 128 ( 13 % ) ;
; Registers                     ; 0 / 128 ( 0 % )   ;
; Number of pterms used         ; 31                ;
; User inserted logic elements  ; 0                 ;
; I/O pins                      ; 27 / 68 ( 39 % )  ;
;     -- Clock pins             ; 0 / 2 ( 0 % )     ;
;     -- Dedicated input pins   ; 0 / 2 ( 0 % )     ;
; Global signals                ; 0                 ;
; Shareable expanders           ; 6 / 128 ( 4 % )   ;
; Parallel expanders            ; 1 / 120 ( < 1 % ) ;
; Cells using turbo bit         ; 17 / 128 ( 13 % ) ;
; Maximum fan-out node          ; a                 ;
; Maximum fan-out               ; 13                ;
; Total fan-out                 ; 87                ;
; Average fan-out               ; 1.74              ;
+-------------------------------+-------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                 ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; a    ; 15    ; --       ; 2   ; 13                    ; 0                  ; no     ; no             ; TTL          ; User                 ;
; b[0] ; 24    ; --       ; 3   ; 9                     ; 0                  ; no     ; no             ; TTL          ; User                 ;
; b[1] ; 22    ; --       ; 2   ; 9                     ; 0                  ; no     ; no             ; TTL          ; User                 ;
; b[2] ; 21    ; --       ; 2   ; 9                     ; 0                  ; no     ; no             ; TTL          ; User                 ;
; c[0] ; 20    ; --       ; 2   ; 8                     ; 0                  ; no     ; no             ; TTL          ; User                 ;
; c[1] ; 18    ; --       ; 2   ; 8                     ; 0                  ; no     ; no             ; TTL          ; User                 ;
; c[2] ; 17    ; --       ; 2   ; 8                     ; 0                  ; no     ; no             ; TTL          ; User                 ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                        ;
+-------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; Name  ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ; Load        ;
+-------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; d[0]  ; 61    ; --       ; 6   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; d[1]  ; 64    ; --       ; 7   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; d[2]  ; 56    ; --       ; 6   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; d[3]  ; 58    ; --       ; 6   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; d[4]  ; 60    ; --       ; 6   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; d[5]  ; 63    ; --       ; 7   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; d[6]  ; 55    ; --       ; 6   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; d[7]  ; 57    ; --       ; 6   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[0] ; 75    ; --       ; 8   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[1] ; 74    ; --       ; 8   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[2] ; 73    ; --       ; 8   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[3] ; 70    ; --       ; 7   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[4] ; 69    ; --       ; 7   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[5] ; 68    ; --       ; 7   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[6] ; 67    ; --       ; 7   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
; en[7] ; 65    ; --       ; 7   ; no              ; no             ; no         ; no            ; TTL          ; User                 ; Unspecified ;
+-------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+


+-------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                      ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1        ; 0          ; --       ; GND+           ;        ;              ;         ;                 ;
; 2        ; 1          ; --       ; GND+           ;        ;              ;         ;                 ;
; 3        ; 2          ; --       ; VCCINT         ; power  ;              ; 5.0V    ;                 ;
; 4        ; 3          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 5        ; 4          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 6        ; 5          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 7        ; 6          ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 8        ; 7          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 9        ; 8          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 10       ; 9          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 11       ; 10         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 12       ; 11         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 13       ; 12         ; --       ; VCCIO          ; power  ;              ; 5.0V    ;                 ;
; 14       ; 13         ; --       ; +TDI           ; input  ; TTL          ;         ; N               ;
; 15       ; 14         ; --       ; a              ; input  ; TTL          ;         ; Y               ;
; 16       ; 15         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 17       ; 16         ; --       ; c[2]           ; input  ; TTL          ;         ; Y               ;
; 18       ; 17         ; --       ; c[1]           ; input  ; TTL          ;         ; Y               ;
; 19       ; 18         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 20       ; 19         ; --       ; c[0]           ; input  ; TTL          ;         ; Y               ;
; 21       ; 20         ; --       ; b[2]           ; input  ; TTL          ;         ; Y               ;
; 22       ; 21         ; --       ; b[1]           ; input  ; TTL          ;         ; Y               ;
; 23       ; 22         ; --       ; +TMS           ; input  ; TTL          ;         ; N               ;
; 24       ; 23         ; --       ; b[0]           ; input  ; TTL          ;         ; Y               ;
; 25       ; 24         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 26       ; 25         ; --       ; VCCIO          ; power  ;              ; 5.0V    ;                 ;
; 27       ; 26         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 28       ; 27         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 29       ; 28         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 30       ; 29         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 31       ; 30         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 32       ; 31         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 33       ; 32         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 34       ; 33         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 35       ; 34         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 36       ; 35         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 37       ; 36         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 38       ; 37         ; --       ; VCCIO          ; power  ;              ; 5.0V    ;                 ;
; 39       ; 38         ; --       ; RESERVED       ;        ;              ;         ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -