📄 clock_top.tan.rpt
字号:
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; minute:u2|count[5] ; minute:u2|count[1] ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; minute:u2|count[5] ; minute:u2|count[3] ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; second:u1|count[5] ; second:u1|count[3] ; clk ; clk ; None ; None ; 4.900 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; second:u1|count[5] ; second:u1|count[0] ; clk ; clk ; None ; None ; 4.900 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[2] ; hour:u3|count[1] ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[5] ; hour:u3|count[1] ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[4] ; hour:u3|count[1] ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[5] ; hour:u3|count[3] ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[4] ; hour:u3|count[3] ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[5] ; hour:u3|count[2] ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[4] ; hour:u3|count[2] ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[1] ; alert:u4|lamp[2] ; clk ; clk ; None ; None ; 4.100 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[1] ; alert:u4|lamp[1] ; clk ; clk ; None ; None ; 4.100 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[1] ; alert:u4|lamp[0] ; clk ; clk ; None ; None ; 4.100 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[3] ; hour:u3|count[1] ; clk ; clk ; None ; None ; 4.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[5] ; hour:u3|count[4] ; clk ; clk ; None ; None ; 4.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; minute:u2|enhour ; minute:u2|enhour ; clk ; clk ; None ; None ; 4.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; hour:u3|count[3] ; hour:u3|count[2] ; clk ; clk ; None ; None ; 4.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; second:u1|enmin ; second:u1|enmin ; clk ; clk ; None ; None ; 4.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[0] ; alert:u4|lamp[2] ; clk ; clk ; None ; None ; 3.600 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[0] ; alert:u4|lamp[1] ; clk ; clk ; None ; None ; 3.600 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[0] ; alert:u4|lamp[0] ; clk ; clk ; None ; None ; 3.600 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; second:u1|count[6] ; second:u1|count[4] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; second:u1|count[5] ; second:u1|count[4] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; minute:u2|count[6] ; minute:u2|count[4] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; minute:u2|count[5] ; minute:u2|count[4] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[1] ; alert:u4|count[1] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|lamp[0] ; alert:u4|lamp[0] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count1[1] ; alert:u4|count1[0] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count1[1] ; alert:u4|count1[1] ; clk ; clk ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|lamp[2] ; alert:u4|lamp[2] ; clk ; clk ; None ; None ; 1.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|lamp[1] ; alert:u4|lamp[1] ; clk ; clk ; None ; None ; 1.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[0] ; alert:u4|count[1] ; clk ; clk ; None ; None ; 1.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count[0] ; alert:u4|count[0] ; clk ; clk ; None ; None ; 1.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count1[0] ; alert:u4|count1[0] ; clk ; clk ; None ; None ; 1.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; alert:u4|count1[0] ; alert:u4|count1[1] ; clk ; clk ; None ; None ; 1.500 ns ;
+-------+------------------------------------------------+--------------------+--------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clkdsp' ;
+-------+------------------------------------------------+---------------------+---------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+---------------------+---------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[2] ; seltime:u5|count[1] ; clkdsp ; clkdsp ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[1] ; seltime:u5|count[1] ; clkdsp ; clkdsp ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[0] ; seltime:u5|count[2] ; clkdsp ; clkdsp ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[1] ; seltime:u5|count[2] ; clkdsp ; clkdsp ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[2] ; seltime:u5|count[0] ; clkdsp ; clkdsp ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[1] ; seltime:u5|count[0] ; clkdsp ; clkdsp ; None ; None ; 2.000 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[0] ; seltime:u5|count[1] ; clkdsp ; clkdsp ; None ; None ; 1.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[2] ; seltime:u5|count[2] ; clkdsp ; clkdsp ; None ; None ; 1.500 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; seltime:u5|count[0] ; seltime:u5|count[0] ; clkdsp ; clkdsp ; None ; None ; 1.500 ns ;
+-------+------------------------------------------------+---------------------+---------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+-----------------------------------------------------------------------------+
; tsu ;
+-------+--------------+------------+---------+--------------------+----------+
; Slack ; Required tsu ; Actual tsu ; From ; To ; To Clock ;
+-------+--------------+------------+---------+--------------------+----------+
; N/A ; None ; 2.400 ns ; setmin ; second:u1|count[6] ; clk ;
; N/A ; None ; 2.400 ns ; setmin ; second:u1|count[5] ; clk ;
; N/A ; None ; 2.400 ns ; setmin ; second:u1|count[2] ; clk ;
; N/A ; None ; 2.400 ns ; setmin ; second:u1|count[1] ; clk ;
; N/A ; None ; 2.400 ns ; setmin ; second:u1|count[4] ; clk ;
; N/A ; None ; 2.400 ns ; setmin ; second:u1|count[0] ; clk ;
; N/A ; None ; 2.400 ns ; setmin ; second:u1|count[3] ; clk ;
; N/A ; None ; 2.000 ns ; reset ; second:u1|enmin ; clk ;
; N/A ; None ; -3.200 ns ; sethour ; minute:u2|count[6] ; clk ;
; N/A ; None ; -3.200 ns ; sethour ; minute:u2|count[0] ; clk ;
; N/A ; None ; -3.200 ns ; sethour ; minute:u2|count[3] ; clk ;
; N/A ; None ; -3.200 ns ; sethour ; minute:u2|count[2] ; clk ;
; N/A ; None ; -3.200 ns ; sethour ; minute:u2|count[1] ; clk ;
; N/A ; None ; -3.200 ns ; sethour ; minute:u2|count[5] ; clk ;
; N/A ; None ; -3.200 ns ; sethour ; minute:u2|count[4] ; clk ;
; N/A ; None ; -3.400 ns ; reset ; minute:u2|enhour ; clk ;
+-------+--------------+------------+---------+--------------------+----------+
+--------------------------------------------------------------------------------+
; tco ;
+-------+--------------+------------+---------------------+---------+------------+
; Slack ; Required tco ; Actual tco ; From ; To ; From Clock ;
+-------+--------------+------------+---------------------+---------+------------+
; N/A ; None ; 13.900 ns ; seltime:u5|count[2] ; sel[2] ; clkdsp ;
; N/A ; None ; 11.500 ns ; seltime:u5|count[1] ; sel[1] ; clkdsp ;
; N/A ; None ; 11.100 ns ; seltime:u5|count[0] ; sel[0] ; clkdsp ;
; N/A ; None ; 11.000 ns ; alert:u4|lamp[2] ; lamp[2] ; clk ;
; N/A ; None ; 9.900 ns ; alert:u4|lamp[1] ; lamp[1] ; clk ;
; N/A ; None ; 9.900 ns ; alert:u4|lamp[0] ; lamp[0] ; clk ;
; N/A ; None ; 9.900 ns ; alert:u4|count1[1] ; speaker ; clk ;
+-------+--------------+------------+---------------------+---------+------------+
+-----------------------------------------------------------------------------------+
; th ;
+---------------+-------------+-----------+---------+--------------------+----------+
; Minimum Slack ; Required th ; Actual th ; From ; To ; To Clock ;
+---------------+-------------+-----------+---------+--------------------+----------+
; N/A ; None ; 6.100 ns ; reset ; minute:u2|enhour ; clk ;
; N/A ; None ; 5.900 ns ; sethour ; minute:u2|count[6] ; clk ;
; N/A ; None ; 5.900 ns ; sethour ; minute:u2|count[0] ; clk ;
; N/A ; None ; 5.900 ns ; sethour ; minute:u2|count[3] ; clk ;
; N/A ; None ; 5.900 ns ; sethour ; minute:u2|count[2] ; clk ;
; N/A ; None ; 5.900 ns ; sethour ; minute:u2|count[1] ; clk ;
; N/A ; None ; 5.900 ns ; sethour ; minute:u2|count[5] ; clk ;
; N/A ; None ; 5.900 ns ; sethour ; minute:u2|count[4] ; clk ;
; N/A ; None ; 0.700 ns ; reset ; second:u1|enmin ; clk ;
; N/A ; None ; 0.300 ns ; setmin ; second:u1|count[6] ; clk ;
; N/A ; None ; 0.300 ns ; setmin ; second:u1|count[5] ; clk ;
; N/A ; None ; 0.300 ns ; setmin ; second:u1|count[2] ; clk ;
; N/A ; None ; 0.300 ns ; setmin ; second:u1|count[1] ; clk ;
; N/A ; None ; 0.300 ns ; setmin ; second:u1|count[4] ; clk ;
; N/A ; None ; 0.300 ns ; setmin ; second:u1|count[0] ; clk ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -