📄 tst_mult.sim.rpt
字号:
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[3] ; dataout5 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[4] ; dataout6 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[5] ; dataout7 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[6] ; dataout8 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[7] ; dataout9 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[8] ; dataout10 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[9] ; dataout11 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[10] ; dataout12 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[11] ; dataout13 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[12] ; dataout14 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[13] ; dataout15 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[14] ; dataout16 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_out1 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|result[15] ; dataout17 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; dataout2 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT1 ; dataout3 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT2 ; dataout4 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT3 ; dataout5 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT4 ; dataout6 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT5 ; dataout7 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT6 ; dataout8 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT7 ; dataout9 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT8 ; dataout10 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT9 ; dataout11 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT10 ; dataout12 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT11 ; dataout13 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT12 ; dataout14 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT13 ; dataout15 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT14 ; dataout16 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~DATAOUT15 ; dataout17 ;
; |tst_mult|q_out[0] ; |tst_mult|q_out[0] ; padio ;
; |tst_mult|q_out[1] ; |tst_mult|q_out[1] ; padio ;
; |tst_mult|q_out[2] ; |tst_mult|q_out[2] ; padio ;
; |tst_mult|q_out[3] ; |tst_mult|q_out[3] ; padio ;
; |tst_mult|q_out[4] ; |tst_mult|q_out[4] ; padio ;
; |tst_mult|q_out[5] ; |tst_mult|q_out[5] ; padio ;
; |tst_mult|q_out[6] ; |tst_mult|q_out[6] ; padio ;
; |tst_mult|q_out[7] ; |tst_mult|q_out[7] ; padio ;
; |tst_mult|q_out[8] ; |tst_mult|q_out[8] ; padio ;
; |tst_mult|q_out[9] ; |tst_mult|q_out[9] ; padio ;
; |tst_mult|q_out[10] ; |tst_mult|q_out[10] ; padio ;
; |tst_mult|q_out[11] ; |tst_mult|q_out[11] ; padio ;
; |tst_mult|q_out[12] ; |tst_mult|q_out[12] ; padio ;
; |tst_mult|q_out[13] ; |tst_mult|q_out[13] ; padio ;
; |tst_mult|q_out[14] ; |tst_mult|q_out[14] ; padio ;
; |tst_mult|q_out[15] ; |tst_mult|q_out[15] ; padio ;
; |tst_mult|a[0] ; |tst_mult|a[0] ; combout ;
; |tst_mult|a[1] ; |tst_mult|a[1] ; combout ;
; |tst_mult|a[2] ; |tst_mult|a[2] ; combout ;
; |tst_mult|a[3] ; |tst_mult|a[3] ; combout ;
; |tst_mult|a[4] ; |tst_mult|a[4] ; combout ;
; |tst_mult|a[5] ; |tst_mult|a[5] ; combout ;
; |tst_mult|a[6] ; |tst_mult|a[6] ; combout ;
; |tst_mult|a[7] ; |tst_mult|a[7] ; combout ;
; |tst_mult|b[0] ; |tst_mult|b[0] ; combout ;
; |tst_mult|b[1] ; |tst_mult|b[1] ; combout ;
; |tst_mult|b[2] ; |tst_mult|b[2] ; combout ;
; |tst_mult|b[3] ; |tst_mult|b[3] ; combout ;
; |tst_mult|b[4] ; |tst_mult|b[4] ; combout ;
; |tst_mult|b[5] ; |tst_mult|b[5] ; combout ;
; |tst_mult|b[6] ; |tst_mult|b[6] ; combout ;
; |tst_mult|b[7] ; |tst_mult|b[7] ; combout ;
+---------------------------------------------------------+-------------------------------------------------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+----------------------------------------------------------------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+---------------------------------------------------------+-----------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------------------------------------+-----------------------------------------------------------+------------------+
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~2 ; dataout0 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~3 ; dataout1 ;
+---------------------------------------------------------+-----------------------------------------------------------+------------------+
The following table displays output ports that do not toggle to 0 during simulation.
+----------------------------------------------------------------------------------------------------------------------------------------+
; Missing 0-Value Coverage ;
+---------------------------------------------------------+-----------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------------------------------------+-----------------------------------------------------------+------------------+
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~2 ; dataout0 ;
; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2 ; |tst_mult|lpm_mult:u1|mult_p2o:auto_generated|mac_mult2~3 ; dataout1 ;
+---------------------------------------------------------+-----------------------------------------------------------+------------------+
+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage ;
+--------+------------+
+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
Info: Version 6.1 Build 201 11/27/2006 SJ Full Version
Info: Processing started: Sun Feb 18 13:24:42 2007
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off tst_mult -c tst_mult
Info: Using vector source file "F:/复件 tijiao/程序及软件/cht04/s04p11tst_mult/tst_mult.vwf"
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is 96.97 %
Info: Number of transitions in simulation is 12460
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
Info: Allocated 87 megabytes of memory during processing
Info: Processing ended: Sun Feb 18 13:24:43 2007
Info: Elapsed time: 00:00:01
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -