📄 kkd.sim.rpt
字号:
; Complete 1/0-Value Coverage ;
+------------------------------------------------------+------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+------------------------------------------------------+------------------------------------------------+------------------+
; |kkd|fenpin1000:inst55|clk_divi ; |kkd|fenpin1000:inst55|clk_divi ; regout ;
; |kkd|fenpin250:inst56|clk_divi ; |kkd|fenpin250:inst56|clk_divi ; regout ;
; |kkd|fenpin1000:inst55|cnt[9] ; |kkd|fenpin1000:inst55|cnt[9] ; regout ;
; |kkd|fenpin1000:inst55|cnt[8] ; |kkd|fenpin1000:inst55|cnt[8] ; regout ;
; |kkd|fenpin1000:inst55|cnt[7] ; |kkd|fenpin1000:inst55|cnt[7] ; regout ;
; |kkd|fenpin1000:inst55|cnt[6] ; |kkd|fenpin1000:inst55|cnt[6] ; regout ;
; |kkd|fenpin1000:inst55|cnt[5] ; |kkd|fenpin1000:inst55|cnt[5] ; regout ;
; |kkd|fenpin1000:inst55|Equal0~91 ; |kkd|fenpin1000:inst55|Equal0~91 ; combout ;
; |kkd|fenpin1000:inst55|cnt[4] ; |kkd|fenpin1000:inst55|cnt[4] ; regout ;
; |kkd|fenpin1000:inst55|cnt[3] ; |kkd|fenpin1000:inst55|cnt[3] ; regout ;
; |kkd|fenpin1000:inst55|LessThan0~102 ; |kkd|fenpin1000:inst55|LessThan0~102 ; combout ;
; |kkd|fenpin250:inst56|cnt[7] ; |kkd|fenpin250:inst56|cnt[7] ; regout ;
; |kkd|fenpin250:inst56|cnt[6] ; |kkd|fenpin250:inst56|cnt[6] ; regout ;
; |kkd|fenpin250:inst56|cnt[5] ; |kkd|fenpin250:inst56|cnt[5] ; regout ;
; |kkd|fenpin250:inst56|cnt[4] ; |kkd|fenpin250:inst56|cnt[4] ; regout ;
; |kkd|fenpin250:inst56|cnt[3] ; |kkd|fenpin250:inst56|cnt[3] ; regout ;
; |kkd|fenpin250:inst56|Equal0~67 ; |kkd|fenpin250:inst56|Equal0~67 ; combout ;
; |kkd|fenpin250:inst56|cnt[1] ; |kkd|fenpin250:inst56|cnt[1] ; regout ;
; |kkd|fenpin250:inst56|cnt[0] ; |kkd|fenpin250:inst56|LessThan0~86 ; combout ;
; |kkd|fenpin250:inst56|cnt[0] ; |kkd|fenpin250:inst56|cnt[0] ; regout ;
; |kkd|qei_top:inst43|modu5:inst2|clr ; |kkd|qei_top:inst20|modu5:inst2|always0~0 ; combout ;
; |kkd|fenpin1000:inst55|Add0~151 ; |kkd|fenpin1000:inst55|Add0~151 ; combout ;
; |kkd|fenpin1000:inst55|cnt[2] ; |kkd|fenpin1000:inst55|Equal0~92 ; combout ;
; |kkd|fenpin1000:inst55|cnt[2] ; |kkd|fenpin1000:inst55|cnt[2] ; regout ;
; |kkd|fenpin1000:inst55|cnt[1] ; |kkd|fenpin1000:inst55|Equal0~93 ; combout ;
; |kkd|fenpin1000:inst55|cnt[1] ; |kkd|fenpin1000:inst55|cnt[1] ; regout ;
; |kkd|fenpin1000:inst55|Add0~153 ; |kkd|fenpin1000:inst55|Add0~153 ; combout ;
; |kkd|fenpin1000:inst55|Add0~153 ; |kkd|fenpin1000:inst55|Add0~154COUT1_190 ; cout1 ;
; |kkd|fenpin1000:inst55|Add0~155 ; |kkd|fenpin1000:inst55|Add0~155 ; combout ;
; |kkd|fenpin1000:inst55|Add0~155 ; |kkd|fenpin1000:inst55|Add0~156COUT1_188 ; cout1 ;
; |kkd|fenpin1000:inst55|Add0~157 ; |kkd|fenpin1000:inst55|Add0~157 ; combout ;
; |kkd|fenpin1000:inst55|Add0~157 ; |kkd|fenpin1000:inst55|Add0~158COUT1_186 ; cout1 ;
; |kkd|fenpin1000:inst55|Add0~159 ; |kkd|fenpin1000:inst55|Add0~159 ; combout ;
; |kkd|fenpin1000:inst55|Add0~159 ; |kkd|fenpin1000:inst55|Add0~160 ; cout ;
; |kkd|fenpin1000:inst55|Add0~161 ; |kkd|fenpin1000:inst55|Add0~161 ; combout ;
; |kkd|fenpin1000:inst55|Add0~161 ; |kkd|fenpin1000:inst55|Add0~162 ; cout0 ;
; |kkd|fenpin1000:inst55|Add0~161 ; |kkd|fenpin1000:inst55|Add0~162COUT1_184 ; cout1 ;
; |kkd|fenpin1000:inst55|Add0~163 ; |kkd|fenpin1000:inst55|Add0~163 ; combout ;
; |kkd|fenpin1000:inst55|Add0~163 ; |kkd|fenpin1000:inst55|Add0~164 ; cout0 ;
; |kkd|fenpin1000:inst55|Add0~163 ; |kkd|fenpin1000:inst55|Add0~164COUT1_182 ; cout1 ;
; |kkd|fenpin1000:inst55|Add0~165 ; |kkd|fenpin1000:inst55|Add0~165 ; combout ;
; |kkd|fenpin1000:inst55|Add0~165 ; |kkd|fenpin1000:inst55|Add0~166 ; cout0 ;
; |kkd|fenpin1000:inst55|Add0~165 ; |kkd|fenpin1000:inst55|Add0~166COUT1_180 ; cout1 ;
; |kkd|fenpin250:inst56|Add0~117 ; |kkd|fenpin250:inst56|Add0~117 ; combout ;
; |kkd|fenpin250:inst56|cnt[2] ; |kkd|fenpin250:inst56|Equal0~68 ; combout ;
; |kkd|fenpin250:inst56|cnt[2] ; |kkd|fenpin250:inst56|cnt[2] ; regout ;
; |kkd|fenpin250:inst56|Add0~119 ; |kkd|fenpin250:inst56|Add0~119 ; combout ;
; |kkd|fenpin250:inst56|Add0~119 ; |kkd|fenpin250:inst56|Add0~120COUT1_151 ; cout1 ;
; |kkd|fenpin250:inst56|Add0~121 ; |kkd|fenpin250:inst56|Add0~121 ; combout ;
; |kkd|fenpin250:inst56|Add0~121 ; |kkd|fenpin250:inst56|Add0~122COUT1_149 ; cout1 ;
; |kkd|fenpin250:inst56|Add0~123 ; |kkd|fenpin250:inst56|Add0~123 ; combout ;
; |kkd|fenpin250:inst56|Add0~123 ; |kkd|fenpin250:inst56|Add0~124 ; cout ;
; |kkd|fenpin250:inst56|Add0~125 ; |kkd|fenpin250:inst56|Add0~125 ; combout ;
; |kkd|fenpin250:inst56|Add0~125 ; |kkd|fenpin250:inst56|Add0~126 ; cout0 ;
; |kkd|fenpin250:inst56|Add0~125 ; |kkd|fenpin250:inst56|Add0~126COUT1_147 ; cout1 ;
; |kkd|fenpin250:inst56|Add0~127 ; |kkd|fenpin250:inst56|Add0~127 ; combout ;
; |kkd|fenpin250:inst56|Add0~127 ; |kkd|fenpin250:inst56|Add0~128 ; cout0 ;
; |kkd|fenpin250:inst56|Add0~127 ; |kkd|fenpin250:inst56|Add0~128COUT1_145 ; cout1 ;
; |kkd|fenpin250:inst56|Add0~129 ; |kkd|fenpin250:inst56|Add0~129 ; combout ;
; |kkd|fenpin250:inst56|Add0~129 ; |kkd|fenpin250:inst56|Add0~130 ; cout0 ;
; |kkd|fenpin250:inst56|Add0~129 ; |kkd|fenpin250:inst56|Add0~130COUT1_143 ; cout1 ;
; |kkd|fenpin250:inst56|Add0~131 ; |kkd|fenpin250:inst56|Add0~131 ; combout ;
; |kkd|fenpin250:inst56|Add0~131 ; |kkd|fenpin250:inst56|Add0~132 ; cout0 ;
; |kkd|fenpin250:inst56|Add0~131 ; |kkd|fenpin250:inst56|Add0~132COUT1_141 ; cout1 ;
; |kkd|fenpin1000:inst55|Add0~167 ; |kkd|fenpin1000:inst55|Add0~167 ; combout ;
; |kkd|fenpin1000:inst55|Add0~167 ; |kkd|fenpin1000:inst55|Add0~168 ; cout0 ;
; |kkd|fenpin1000:inst55|Add0~167 ; |kkd|fenpin1000:inst55|Add0~168COUT1_178 ; cout1 ;
; |kkd|fw_delay:inst4|tep1[1] ; |kkd|fw_delay:inst4|tep1[1]~740 ; cout0 ;
; |kkd|fw_delay:inst4|tep1[1] ; |kkd|fw_delay:inst4|tep1[1]~740COUT1_751 ; cout1 ;
; |kkd|fw_delay:inst4|tep1[0] ; |kkd|fw_delay:inst4|tep1[0] ; regout ;
; |kkd|qei_top:inst43|modu4:inst1|D_trigger:inst2|dout ; |kkd|qei_top:inst43|modu5:inst2|count[31]~1862 ; combout ;
; |kkd|qei_top:inst20|modu4:inst1|D_trigger:inst2|dout ; |kkd|qei_top:inst20|modu5:inst2|count[4]~1862 ; combout ;
; |kkd|CLK ; |kkd|CLK ; combout ;
; |kkd|cs ; |kkd|cs ; combout ;
; |kkd|dsp_clk ; |kkd|dsp_clk ; combout ;
; |kkd|norm ; |kkd|norm ; combout ;
; |kkd|dbx_clr ; |kkd|dbx_clr ; combout ;
; |kkd|qea2 ; |kkd|qea2 ; combout ;
; |kkd|qeb2 ; |kkd|qeb2 ; combout ;
; |kkd|qea1 ; |kkd|qea1 ; combout ;
; |kkd|qeb1 ; |kkd|qeb1 ; combout ;
; |kkd|dsp_ck ; |kkd|dsp_ck ; padio ;
+------------------------------------------------------+------------------------------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+------------------------------------------------------------------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+-----------------------------------------------------------+-----------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+-----------------------------------------------------------+-----------------------------------------------------------+------------------+
; |kkd|xx165x:inst52|94 ; |kkd|xx165x:inst52|94 ; regout ;
; |kkd|shift_clk:inst13|clk_shift ; |kkd|shift_clk:inst13|clk_shift ; regout ;
; |kkd|shift_clk:inst19|clk_shift ; |kkd|shift_clk:inst19|clk_shift ; regout ;
; |kkd|shift_clk:inst37|clk_shift ; |kkd|shift_clk:inst37|clk_shift ; regout ;
; |kkd|fenpin1000:inst38|clk_divi ; |kkd|fenpin1000:inst38|clk_divi ; regout ;
; |kkd|two_mux:inst46|dout0~8 ; |kkd|two_mux:inst46|dout0~8 ; combout ;
; |kkd|two_mux:inst9|dout0~23 ; |kkd|two_mux:inst9|dout0~23 ; combout ;
; |kkd|send_to_dsp:inst62|data_out[7] ; |kkd|send_to_dsp:inst62|data_out[7] ; regout ;
; |kkd|send_to_dsp:inst62|data_out[6] ; |kkd|send_to_dsp:inst62|data_out[6] ; regout ;
; |kkd|send_to_dsp:inst62|data_out[5] ; |kkd|send_to_dsp:inst62|data_out[5] ; regout ;
; |kkd|send_to_dsp:inst62|data_out[4] ; |kkd|send_to_dsp:inst62|data_out[4] ; regout ;
; |kkd|send_to_dsp:inst62|data_out[3] ; |kkd|send_to_dsp:inst62|data_out[3] ; regout ;
; |kkd|send_to_dsp:inst62|data_out[2] ; |kkd|send_to_dsp:inst62|data_out[2] ; regout ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -