⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fir.hier_info

📁 通过VHDL语言进行数字信号处理的FIR操作
💻 HIER_INFO
📖 第 1 页 / 共 5 页
字号:
|fir
Dout[0] <= add888:inst44.Dout[0]
Dout[1] <= add888:inst44.Dout[1]
Dout[2] <= add888:inst44.Dout[2]
Dout[3] <= add888:inst44.Dout[3]
Dout[4] <= add888:inst44.Dout[4]
Dout[5] <= add888:inst44.Dout[5]
Dout[6] <= add888:inst44.Dout[6]
Dout[7] <= add888:inst44.Dout[7]
clk => add888:inst44.clk
clk => add141616:inst39.clk
clk => sub131314:inst37.clk
clk => add121313:inst.clk
clk => mult12:inst26.clk
clk => add889:inst18.clk
clk => dff8:inst17.clk
clk => dff8:inst16.clk
clk => dff8:inst15.clk
clk => dff8:inst14.clk
clk => dff8:inst13.clk
clk => dff8:inst12.clk
clk => dff8:inst11.clk
clk => dff8:inst10.clk
clk => dff8:inst9.clk
clk => dff8:inst8.clk
clk => dff8:inst7.clk
clk => dff8:inst6.clk
clk => dff8:inst5.clk
clk => dff8:inst4.clk
clk => dff8:inst3.clk
clk => dff8:inst2.clk
clk => mult18:inst27.clk
clk => add889:inst19.clk
clk => add121313:inst1.clk
clk => mult13:inst28.clk
clk => add889:inst20.clk
clk => mult29:inst29.clk
clk => add889:inst21.clk
clk => sub141616:inst38.clk
clk => add121414:inst35.clk
clk => mult13:inst30.clk
clk => add889:inst22.clk
clk => mult52:inst31.clk
clk => add889:inst23.clk
clk => add121616:inst36.clk
clk => mult14:inst32.clk
clk => add889:inst24.clk
clk => mult162:inst33.clk
clk => add889:inst25.clk
clk => dff15:inst43.clk
clk => dff15:inst41.clk
clk => dff15:inst42.clk
clk => mult242:inst40.clk
clk => dff89:inst34.clk
clear => dff8:inst17.clear
clear => dff8:inst16.clear
clear => dff8:inst15.clear
clear => dff8:inst14.clear
clear => dff8:inst13.clear
clear => dff8:inst12.clear
clear => dff8:inst11.clear
clear => dff8:inst10.clear
clear => dff8:inst9.clear
clear => dff8:inst8.clear
clear => dff8:inst7.clear
clear => dff8:inst6.clear
clear => dff8:inst5.clear
clear => dff8:inst4.clear
clear => dff8:inst3.clear
clear => dff8:inst2.clear
clear => dff15:inst43.clear
clear => dff15:inst41.clear
clear => dff15:inst42.clear
clear => dff89:inst34.clear
Din[0] => dff8:inst2.Din[0]
Din[0] => add889:inst18.Din2[0]
Din[1] => dff8:inst2.Din[1]
Din[1] => add889:inst18.Din2[1]
Din[2] => dff8:inst2.Din[2]
Din[2] => add889:inst18.Din2[2]
Din[3] => dff8:inst2.Din[3]
Din[3] => add889:inst18.Din2[3]
Din[4] => dff8:inst2.Din[4]
Din[4] => add889:inst18.Din2[4]
Din[5] => dff8:inst2.Din[5]
Din[5] => add889:inst18.Din2[5]
Din[6] => dff8:inst2.Din[6]
Din[6] => add889:inst18.Din2[6]
Din[7] => dff8:inst2.Din[7]
Din[7] => add889:inst18.Din2[7]


|fir|add888:inst44
clk => Dout[6]~reg0.CLK
clk => Dout[5]~reg0.CLK
clk => Dout[4]~reg0.CLK
clk => Dout[3]~reg0.CLK
clk => Dout[2]~reg0.CLK
clk => Dout[1]~reg0.CLK
clk => Dout[0]~reg0.CLK
clk => Dout[7]~reg0.CLK
Din1[0] => ~NO_FANOUT~
Din1[1] => ~NO_FANOUT~
Din1[2] => ~NO_FANOUT~
Din1[3] => ~NO_FANOUT~
Din1[4] => ~NO_FANOUT~
Din1[5] => ~NO_FANOUT~
Din1[6] => ~NO_FANOUT~
Din1[7] => ~NO_FANOUT~
Din1[8] => add~0.IN8
Din1[9] => add~0.IN7
Din1[10] => add~0.IN6
Din1[11] => add~0.IN5
Din1[12] => add~0.IN4
Din1[13] => add~0.IN3
Din1[14] => add~0.IN2
Din1[15] => add~0.IN1
Din2[0] => ~NO_FANOUT~
Din2[1] => ~NO_FANOUT~
Din2[2] => ~NO_FANOUT~
Din2[3] => ~NO_FANOUT~
Din2[4] => ~NO_FANOUT~
Din2[5] => ~NO_FANOUT~
Din2[6] => ~NO_FANOUT~
Din2[7] => ~NO_FANOUT~
Din2[8] => add~0.IN16
Din2[9] => add~0.IN15
Din2[10] => add~0.IN14
Din2[11] => add~0.IN13
Din2[12] => add~0.IN12
Din2[13] => add~0.IN11
Din2[14] => add~0.IN10
Din2[15] => add~0.IN9
Dout[0] <= Dout[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[1] <= Dout[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[2] <= Dout[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[3] <= Dout[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[4] <= Dout[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[5] <= Dout[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[6] <= Dout[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[7] <= Dout[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE


|fir|add141616:inst39
clk => Dout[14]~reg0.CLK
clk => Dout[13]~reg0.CLK
clk => Dout[12]~reg0.CLK
clk => Dout[11]~reg0.CLK
clk => Dout[10]~reg0.CLK
clk => Dout[9]~reg0.CLK
clk => Dout[8]~reg0.CLK
clk => Dout[7]~reg0.CLK
clk => Dout[6]~reg0.CLK
clk => Dout[5]~reg0.CLK
clk => Dout[4]~reg0.CLK
clk => Dout[3]~reg0.CLK
clk => Dout[2]~reg0.CLK
clk => Dout[1]~reg0.CLK
clk => Dout[0]~reg0.CLK
clk => Dout[15]~reg0.CLK
Din1[0] => add~0.IN32
Din1[1] => add~0.IN31
Din1[2] => add~0.IN30
Din1[3] => add~0.IN29
Din1[4] => add~0.IN28
Din1[5] => add~0.IN27
Din1[6] => add~0.IN26
Din1[7] => add~0.IN25
Din1[8] => add~0.IN24
Din1[9] => add~0.IN23
Din1[10] => add~0.IN22
Din1[11] => add~0.IN21
Din1[12] => add~0.IN20
Din1[13] => add~0.IN17
Din1[13] => add~0.IN18
Din1[13] => add~0.IN19
Din2[0] => add~0.IN16
Din2[1] => add~0.IN15
Din2[2] => add~0.IN14
Din2[3] => add~0.IN13
Din2[4] => add~0.IN12
Din2[5] => add~0.IN11
Din2[6] => add~0.IN10
Din2[7] => add~0.IN9
Din2[8] => add~0.IN8
Din2[9] => add~0.IN7
Din2[10] => add~0.IN6
Din2[11] => add~0.IN5
Din2[12] => add~0.IN4
Din2[13] => add~0.IN3
Din2[14] => add~0.IN2
Din2[15] => add~0.IN1
Dout[0] <= Dout[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[1] <= Dout[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[2] <= Dout[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[3] <= Dout[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[4] <= Dout[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[5] <= Dout[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[6] <= Dout[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[7] <= Dout[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[8] <= Dout[8]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[9] <= Dout[9]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[10] <= Dout[10]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[11] <= Dout[11]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[12] <= Dout[12]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[13] <= Dout[13]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[14] <= Dout[14]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[15] <= Dout[15]~reg0.DB_MAX_OUTPUT_PORT_TYPE


|fir|sub131314:inst37
clk => Dout[12]~reg0.CLK
clk => Dout[11]~reg0.CLK
clk => Dout[10]~reg0.CLK
clk => Dout[9]~reg0.CLK
clk => Dout[8]~reg0.CLK
clk => Dout[7]~reg0.CLK
clk => Dout[6]~reg0.CLK
clk => Dout[5]~reg0.CLK
clk => Dout[4]~reg0.CLK
clk => Dout[3]~reg0.CLK
clk => Dout[2]~reg0.CLK
clk => Dout[1]~reg0.CLK
clk => Dout[0]~reg0.CLK
clk => Dout[13]~reg0.CLK
Din1[0] => add~0.IN28
Din1[1] => add~0.IN27
Din1[2] => add~0.IN26
Din1[3] => add~0.IN25
Din1[4] => add~0.IN24
Din1[5] => add~0.IN23
Din1[6] => add~0.IN22
Din1[7] => add~0.IN21
Din1[8] => add~0.IN20
Din1[9] => add~0.IN19
Din1[10] => add~0.IN18
Din1[11] => add~0.IN17
Din1[12] => add~0.IN15
Din1[12] => add~0.IN16
Din2[0] => add~0.IN14
Din2[1] => add~0.IN13
Din2[2] => add~0.IN12
Din2[3] => add~0.IN11
Din2[4] => add~0.IN10
Din2[5] => add~0.IN9
Din2[6] => add~0.IN8
Din2[7] => add~0.IN7
Din2[8] => add~0.IN6
Din2[9] => add~0.IN5
Din2[10] => add~0.IN4
Din2[11] => add~0.IN3
Din2[12] => add~0.IN1
Din2[12] => add~0.IN2
Dout[0] <= Dout[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[1] <= Dout[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[2] <= Dout[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[3] <= Dout[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[4] <= Dout[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[5] <= Dout[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[6] <= Dout[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[7] <= Dout[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[8] <= Dout[8]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[9] <= Dout[9]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[10] <= Dout[10]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[11] <= Dout[11]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[12] <= Dout[12]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[13] <= Dout[13]~reg0.DB_MAX_OUTPUT_PORT_TYPE


|fir|add121313:inst
clk => Dout[11]~reg0.CLK
clk => Dout[10]~reg0.CLK
clk => Dout[9]~reg0.CLK
clk => Dout[8]~reg0.CLK
clk => Dout[7]~reg0.CLK
clk => Dout[6]~reg0.CLK
clk => Dout[5]~reg0.CLK
clk => Dout[4]~reg0.CLK
clk => Dout[3]~reg0.CLK
clk => Dout[2]~reg0.CLK
clk => Dout[1]~reg0.CLK
clk => Dout[0]~reg0.CLK
clk => Dout[12]~reg0.CLK
Din1[0] => add~0.IN26
Din1[1] => add~0.IN25
Din1[2] => add~0.IN24
Din1[3] => add~0.IN23
Din1[4] => add~0.IN22
Din1[5] => add~0.IN21
Din1[6] => add~0.IN20
Din1[7] => add~0.IN19
Din1[8] => add~0.IN18
Din1[9] => add~0.IN17
Din1[10] => add~0.IN16
Din1[11] => add~0.IN14
Din1[11] => add~0.IN15
Din2[0] => add~0.IN13
Din2[1] => add~0.IN12
Din2[2] => add~0.IN11
Din2[3] => add~0.IN10
Din2[4] => add~0.IN9
Din2[5] => add~0.IN8
Din2[6] => add~0.IN7
Din2[7] => add~0.IN6
Din2[8] => add~0.IN5
Din2[9] => add~0.IN4
Din2[10] => add~0.IN3
Din2[11] => add~0.IN2
Din2[12] => add~0.IN1
Dout[0] <= Dout[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[1] <= Dout[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[2] <= Dout[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[3] <= Dout[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[4] <= Dout[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[5] <= Dout[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[6] <= Dout[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[7] <= Dout[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[8] <= Dout[8]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[9] <= Dout[9]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[10] <= Dout[10]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[11] <= Dout[11]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[12] <= Dout[12]~reg0.DB_MAX_OUTPUT_PORT_TYPE


|fir|mult12:inst26
clk => Dout[10]~reg0.CLK
clk => Dout[9]~reg0.CLK
clk => Dout[8]~reg0.CLK
clk => Dout[7]~reg0.CLK
clk => Dout[6]~reg0.CLK
clk => Dout[5]~reg0.CLK
clk => Dout[4]~reg0.CLK
clk => Dout[3]~reg0.CLK
clk => Dout[2]~reg0.CLK
clk => Dout[1]~reg0.CLK
clk => Dout[0]~reg0.CLK
clk => Dout[11]~reg0.CLK
Din[0] => add~0.IN21
Din[0] => add~1.IN21
Din[0] => add~0.IN22
Din[0] => add~1.IN22
Din[1] => add~0.IN19
Din[1] => add~1.IN19
Din[1] => add~0.IN20
Din[1] => add~1.IN20
Din[2] => add~0.IN17
Din[2] => add~1.IN17
Din[2] => add~0.IN18
Din[2] => add~1.IN18
Din[3] => add~0.IN15
Din[3] => add~1.IN15
Din[3] => add~0.IN16
Din[3] => add~1.IN16
Din[4] => add~0.IN13
Din[4] => add~1.IN13
Din[4] => add~0.IN14
Din[4] => add~1.IN14
Din[5] => add~0.IN11
Din[5] => add~1.IN11
Din[5] => add~0.IN12
Din[5] => add~1.IN12
Din[6] => add~0.IN9
Din[6] => add~1.IN9
Din[6] => add~0.IN10
Din[6] => add~1.IN10
Din[7] => add~0.IN7
Din[7] => add~1.IN7
Din[7] => add~0.IN8
Din[7] => add~1.IN8
Din[8] => add~0.IN5
Din[8] => add~1.IN5
Din[8] => add~0.IN6
Din[8] => add~1.IN6
Din[8] => s3[11].OUTPUTSELECT
Din[8] => s3[10].OUTPUTSELECT
Din[8] => s3[9].OUTPUTSELECT
Din[8] => s3[8].OUTPUTSELECT
Din[8] => s3[7].OUTPUTSELECT
Din[8] => s3[6].OUTPUTSELECT
Din[8] => s3[5].OUTPUTSELECT
Din[8] => s3[4].OUTPUTSELECT
Din[8] => s3[3].OUTPUTSELECT
Din[8] => s3[2].OUTPUTSELECT
Din[8] => s3[1].OUTPUTSELECT
Din[8] => s3[0].OUTPUTSELECT
Dout[0] <= Dout[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[1] <= Dout[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[2] <= Dout[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[3] <= Dout[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[4] <= Dout[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[5] <= Dout[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[6] <= Dout[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[7] <= Dout[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[8] <= Dout[8]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[9] <= Dout[9]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[10] <= Dout[10]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[11] <= Dout[11]~reg0.DB_MAX_OUTPUT_PORT_TYPE


|fir|add889:inst18
clk => Dout[7]~reg0.CLK
clk => Dout[6]~reg0.CLK
clk => Dout[5]~reg0.CLK
clk => Dout[4]~reg0.CLK
clk => Dout[3]~reg0.CLK
clk => Dout[2]~reg0.CLK
clk => Dout[1]~reg0.CLK
clk => Dout[0]~reg0.CLK
clk => Dout[8]~reg0.CLK
Din1[0] => add~0.IN9
Din1[1] => add~0.IN8
Din1[2] => add~0.IN7
Din1[3] => add~0.IN6
Din1[4] => add~0.IN5
Din1[5] => add~0.IN4
Din1[6] => add~0.IN3
Din1[7] => add~0.IN1
Din1[7] => add~0.IN2
Din2[0] => add~0.IN18
Din2[1] => add~0.IN17
Din2[2] => add~0.IN16
Din2[3] => add~0.IN15
Din2[4] => add~0.IN14
Din2[5] => add~0.IN13
Din2[6] => add~0.IN12
Din2[7] => add~0.IN10
Din2[7] => add~0.IN11
Dout[0] <= Dout[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[1] <= Dout[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[2] <= Dout[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[3] <= Dout[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[4] <= Dout[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[5] <= Dout[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[6] <= Dout[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[7] <= Dout[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
Dout[8] <= Dout[8]~reg0.DB_MAX_OUTPUT_PORT_TYPE


|fir|dff8:inst17
clk => Dout[6]~reg0.CLK
clk => Dout[5]~reg0.CLK
clk => Dout[4]~reg0.CLK
clk => Dout[3]~reg0.CLK
clk => Dout[2]~reg0.CLK
clk => Dout[1]~reg0.CLK
clk => Dout[0]~reg0.CLK
clk => Dout[7]~reg0.CLK
clear => Dout[6]~reg0.ACLR
clear => Dout[5]~reg0.ACLR
clear => Dout[4]~reg0.ACLR
clear => Dout[3]~reg0.ACLR
clear => Dout[2]~reg0.ACLR
clear => Dout[1]~reg0.ACLR
clear => Dout[0]~reg0.ACLR
clear => Dout[7]~reg0.ACLR
clear => Dout[6]~reg0.ENA
clear => Dout[5]~reg0.ENA
clear => Dout[4]~reg0.ENA
clear => Dout[3]~reg0.ENA
clear => Dout[2]~reg0.ENA
clear => Dout[1]~reg0.ENA
clear => Dout[0]~reg0.ENA

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -