📄 rs.fit.rpt
字号:
; 64 ; 92 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 65 ; 93 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 66 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 67 ; 96 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 68 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 69 ; 97 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 70 ; 98 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 71 ; 99 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 72 ; 100 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 73 ; 101 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 74 ; 102 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 75 ; 105 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 76 ; 106 ; 3 ; ~LVDS54p/nCEO~ ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
; 77 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 78 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 79 ; 114 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 80 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 81 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; 82 ; 121 ; 3 ; ^nSTATUS ; ; ; ; -- ; ; -- ; -- ;
; 83 ; 122 ; 3 ; ^CONF_DONE ; ; ; ; -- ; ; -- ; -- ;
; 84 ; 123 ; 3 ; ^MSEL1 ; ; ; ; -- ; ; -- ; -- ;
; 85 ; 124 ; 3 ; ^MSEL0 ; ; ; ; -- ; ; -- ; -- ;
; 86 ; 125 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 87 ; 126 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 88 ; 127 ; 3 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
; 89 ; 128 ; 3 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
; 90 ; 129 ; 3 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
; 91 ; 130 ; 3 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
; 92 ; 131 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 93 ; 132 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 94 ; 133 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 95 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 96 ; 134 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 97 ; 135 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 98 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 99 ; 143 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 100 ; 149 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 101 ; 150 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 102 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 103 ; 153 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 104 ; 154 ; 3 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; 105 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 106 ; ; ; GND_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
; 107 ; ; ; VCCD_PLL2 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; 108 ; ; ; GND_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
; 109 ; ; ; VCCA_PLL2 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; 110 ; ; ; GNDA_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
; 111 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 112 ; 155 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 113 ; 156 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 114 ; 157 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 115 ; 158 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 116 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 117 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 118 ; 161 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 119 ; 162 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 120 ; 163 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 121 ; 164 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 122 ; 165 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 123 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 124 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; 125 ; 173 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 126 ; 174 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 127 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 128 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 129 ; 180 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 130 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 131 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; 132 ; 185 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 133 ; 186 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 134 ; 187 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 135 ; 195 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 136 ; 196 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 137 ; 197 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 138 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 139 ; 198 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 140 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 141 ; 199 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 142 ; 200 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 143 ; 201 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 144 ; 202 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
+-------------------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+----------------------------------+-------+------------------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+----------------------------------+-------+------------------------------------+
; 3.3-V LVTTL ; 0 pF ; Not Available ;
; 3.3-V LVCMOS ; 0 pF ; Not Available ;
; 2.5 V ; 0 pF ; Not Available ;
; 1.8 V ; 0 pF ; Not Available ;
; 1.5 V ; 0 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; 3.3-V PCI-X ; 10 pF ; 25 Ohm (Parallel) ;
; SSTL-2 Class I ; 0 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II ; 0 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-18 Class I ; 0 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-18 Class II ; 0 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; 1.5-V HSTL Class I ; 0 pF ; 50 Ohm (Parallel) ;
; 1.5-V HSTL Class II ; 0 pF ; 25 Ohm (Parallel) ;
; 1.8-V HSTL Class I ; 0 pF ; 50 Ohm (Parallel) ;
; 1.8-V HSTL Class II ; 0 pF ; 25 Ohm (Parallel) ;
; Differential SSTL-2 ; 0 pF ; (See SSTL-2) ;
; Differential 2.5-V SSTL Class II ; 0 pF ; (See SSTL-2 Class II) ;
; Differential 1.8-V SSTL Class I ; 0 pF ; (See 1.8-V SSTL Class I) ;
; Differential 1.8-V SSTL Class II ; 0 pF ; (See 1.8-V SSTL Class II) ;
; Differential 1.5-V HSTL Class I ; 0 pF ; (See 1.5-V HSTL Class I) ;
; Differential 1.5-V HSTL Class II ; 0 pF ; (See 1.5-V HSTL Class II) ;
; Differential 1.8-V HSTL Class I ; 0 pF ; (See 1.8-V HSTL Class I) ;
; Differential 1.8-V HSTL Class II ; 0 pF ; (See 1.8-V HSTL Class II) ;
; LVDS ; 0 pF ; 100 Ohm (Differential) ;
; mini-LVDS ; 0 pF ; 100 Ohm (Differential) ;
; RSDS ; 0 pF ; 100 Ohm (Differential) ;
; Simple RSDS ; 0 pF ; Not Available ;
; Differential LVPECL ; 0 pF ; 100 Ohm (Differential) ;
+----------------------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name ;
+----------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+---------------------+
; |RS ; 2 (2) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 4 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; |RS ;
+----------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+-------------------------------------------------------------------------------+
; Delay Chain Summary ;
+------+----------+---------------+---------------+-----------------------+-----+
; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+------+----------+---------------+---------------+-----------------------+-----+
; r ; Input ; 6 ; 6 ; -- ; -- ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -