📄 fsk.map.rpt
字号:
; Allow Any RAM Size For Recognition ; Off ; Off ;
; Allow Any ROM Size For Recognition ; Off ; Off ;
; Allow Any Shift Register Size For Recognition ; Off ; Off ;
; Ignore translate_off and synthesis_off directives ; Off ; Off ;
; Show Parameter Settings Tables in Synthesis Report ; On ; On ;
; Ignore Maximum Fan-Out Assignments ; Off ; Off ;
; Retiming Meta-Stability Register Sequence Length ; 2 ; 2 ;
; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ;
; HDL message level ; Level2 ; Level2 ;
; Suppress Register Optimization Related Messages ; Off ; Off ;
; Number of Removed Registers Reported in Synthesis Report ; 100 ; 100 ;
; Use smart compilation ; Off ; Off ;
+--------------------------------------------------------------------+--------------------+--------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read ;
+---------------------------------------------------+-----------------+------------------------------+----------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type ; File Name with Absolute Path ;
+---------------------------------------------------+-----------------+------------------------------+----------------------------------------------------------------------+
; e:/altera/70/DSPBuilder/Altlib/DSPBUILDERPACK.VHD ; yes ; User VHDL File ; e:/altera/70/DSPBuilder/Altlib/DSPBUILDERPACK.VHD ;
; e:/altera/70/DSPBuilder/Altlib/DSPBUILDER.VHD ; yes ; User VHDL File ; e:/altera/70/DSPBuilder/Altlib/DSPBUILDER.VHD ;
; dds.vhd ; yes ; User VHDL File ; D:/my_eda3/ASK_FSK/dds.vhd ;
; FSK.vhd ; yes ; User VHDL File ; D:/my_eda3/ASK_FSK/FSK.vhd ;
; LPM_MUX.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/LPM_MUX.tdf ;
; aglobal70.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/aglobal70.inc ;
; muxlut.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/muxlut.inc ;
; bypassff.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/bypassff.inc ;
; altshift.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/altshift.inc ;
; db/mux_4ud.tdf ; yes ; Auto-Generated Megafunction ; D:/my_eda3/ASK_FSK/db/mux_4ud.tdf ;
; LPM_ADD_SUB.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/LPM_ADD_SUB.tdf ;
; addcore.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/addcore.inc ;
; look_add.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/look_add.inc ;
; alt_stratix_add_sub.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/alt_stratix_add_sub.inc ;
; alt_mercury_add_sub.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/alt_mercury_add_sub.inc ;
; addcore.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/addcore.tdf ;
; a_csnbuffer.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/a_csnbuffer.inc ;
; a_csnbuffer.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/a_csnbuffer.tdf ;
; bypassff.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/bypassff.tdf ;
; altshift.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/altshift.tdf ;
; altsyncram.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/altsyncram.tdf ;
; stratix_ram_block.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/stratix_ram_block.inc ;
; lpm_mux.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/lpm_mux.inc ;
; lpm_decode.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/lpm_decode.inc ;
; a_rdenreg.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/a_rdenreg.inc ;
; altrom.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/altrom.inc ;
; altram.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/altram.inc ;
; altdpram.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/altdpram.inc ;
; altqpram.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/altqpram.inc ;
; db/altsyncram_26u.tdf ; yes ; Auto-Generated Megafunction ; D:/my_eda3/ASK_FSK/db/altsyncram_26u.tdf ;
; lpm_mult.tdf ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/lpm_mult.tdf ;
; lpm_add_sub.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/lpm_add_sub.inc ;
; multcore.inc ; yes ; Megafunction ; e:/altera/70/quartus/libraries/megafunctions/multcore.inc ;
; db/mult_2h01.tdf ; yes ; Auto-Generated Megafunction ; D:/my_eda3/ASK_FSK/db/mult_2h01.tdf ;
+---------------------------------------------------+-----------------+------------------------------+----------------------------------------------------------------------+
+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+---------------------------------------------+-------+
; Resource ; Usage ;
+---------------------------------------------+-------+
; Total logic elements ; 90 ;
; -- Combinational with no register ; 29 ;
; -- Register only ; 13 ;
; -- Combinational with a register ; 48 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 0 ;
; -- 3 input functions ; 17 ;
; -- 2 input functions ; 57 ;
; -- 1 input functions ; 3 ;
; -- 0 input functions ; 0 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 42 ;
; -- arithmetic mode ; 48 ;
; -- qfbk mode ; 0 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 10 ;
; -- asynchronous clear/load mode ; 38 ;
; ; ;
; Total registers ; 61 ;
; Total logic cells in carry chains ; 54 ;
; I/O pins ; 0 ;
; Total memory bits ; 10240 ;
; DSP block 9-bit elements ; 2 ;
; Maximum fan-out node ; clock ;
; Maximum fan-out ; 71 ;
; Total fan-out ; 431 ;
; Average fan-out ; 3.24 ;
+---------------------------------------------+-------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+---------------------------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; DSP 36x36 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+---------------------------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------+
; |FSK ; 90 (0) ; 61 ; 10240 ; 2 ; 0 ; 1 ; 0 ; 0 ; 0 ; 29 (0) ; 13 (0) ; 48 (0) ; 54 (0) ; 0 (0) ; |FSK ;
; |dds:ddsi| ; 90 (0) ; 61 ; 10240 ; 2 ; 0 ; 1 ; 0 ; 0 ; 0 ; 29 (0) ; 13 (0) ; 48 (0) ; 54 (0) ; 0 (0) ; |FSK|dds:ddsi ;
; |AltiMult:Producti| ; 31 (31) ; 21 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; 0 ; 10 (10) ; 10 (10) ; 11 (11) ; 0 (0) ; 0 (0) ; |FSK|dds:ddsi|AltiMult:Producti ;
; |lpm_mult:Mult0| ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |FSK|dds:ddsi|AltiMult:Producti|lpm_mult:Mult0 ;
; |mult_2h01:auto_generated| ; 0 (0) ; 0 ; 0 ; 2 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |FSK|dds:ddsi|AltiMult:Producti|lpm_mult:Mult0|mult_2h01:auto_generated ;
; |SAdderSub:ParallelAdderSubtractor1i| ; 15 (0) ; 11 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 4 (0) ; 2 (0) ; 9 (0) ; 13 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i ;
; |lpm_add_sub:\pip:genaa:U0| ; 15 (0) ; 11 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 4 (0) ; 2 (0) ; 9 (0) ; 13 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i|lpm_add_sub:\pip:genaa:U0 ;
; |addcore:adder1[0]| ; 7 (0) ; 7 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 2 (0) ; 5 (0) ; 5 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i|lpm_add_sub:\pip:genaa:U0|addcore:adder1[0] ;
; |a_csnbuffer:result_node| ; 7 (7) ; 7 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 2 (2) ; 5 (5) ; 5 (5) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i|lpm_add_sub:\pip:genaa:U0|addcore:adder1[0]|a_csnbuffer:result_node ;
; |addcore:adder1[1]| ; 4 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 4 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i|lpm_add_sub:\pip:genaa:U0|addcore:adder1[1] ;
; |a_csnbuffer:result_node| ; 4 (4) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 4 (4) ; 0 (0) ; 0 (0) ; 4 (4) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i|lpm_add_sub:\pip:genaa:U0|addcore:adder1[1]|a_csnbuffer:result_node ;
; |addcore:adder1_0[1]| ; 4 (0) ; 4 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 4 (0) ; 4 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i|lpm_add_sub:\pip:genaa:U0|addcore:adder1_0[1] ;
; |a_csnbuffer:result_node| ; 4 (4) ; 4 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 4 (4) ; 4 (4) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractor1i|lpm_add_sub:\pip:genaa:U0|addcore:adder1_0[1]|a_csnbuffer:result_node ;
; |SAdderSub:ParallelAdderSubtractori| ; 42 (0) ; 27 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 15 (0) ; 1 (0) ; 26 (0) ; 41 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori ;
; |lpm_add_sub:\pip:genaa:U0| ; 42 (0) ; 27 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 15 (0) ; 1 (0) ; 26 (0) ; 41 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori|lpm_add_sub:\pip:genaa:U0 ;
; |addcore:adder0[0]| ; 12 (0) ; 12 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 12 (0) ; 12 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori|lpm_add_sub:\pip:genaa:U0|addcore:adder0[0] ;
; |a_csnbuffer:result_node| ; 12 (12) ; 12 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 12 (12) ; 12 (12) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori|lpm_add_sub:\pip:genaa:U0|addcore:adder0[0]|a_csnbuffer:result_node ;
; |addcore:adder1[0]| ; 15 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 15 (0) ; 0 (0) ; 0 (0) ; 15 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori|lpm_add_sub:\pip:genaa:U0|addcore:adder1[0] ;
; |a_csnbuffer:result_node| ; 15 (15) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 15 (15) ; 0 (0) ; 0 (0) ; 15 (15) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori|lpm_add_sub:\pip:genaa:U0|addcore:adder1[0]|a_csnbuffer:result_node ;
; |addcore:adder1_0[0]| ; 15 (0) ; 15 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (0) ; 14 (0) ; 14 (0) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori|lpm_add_sub:\pip:genaa:U0|addcore:adder1_0[0] ;
; |a_csnbuffer:result_node| ; 15 (15) ; 15 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 14 (14) ; 14 (14) ; 0 (0) ; |FSK|dds:ddsi|SAdderSub:ParallelAdderSubtractori|lpm_add_sub:\pip:genaa:U0|addcore:adder1_0[0]|a_csnbuffer:result_node ;
; |SDelay:Delayi| ; 2 (2) ; 2 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 2 (2) ; 0 (0) ; 0 (0) ; |FSK|dds:ddsi|SDelay:Delayi ;
; |altsyncram:Mux0_rtl_0| ; 0 (0) ; 0 ; 10240 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |FSK|dds:ddsi|altsyncram:Mux0_rtl_0 ;
; |altsyncram_26u:auto_generated| ; 0 (0) ; 0 ; 10240 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |FSK|dds:ddsi|altsyncram:Mux0_rtl_0|altsyncram_26u:auto_generated ;
+---------------------------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -