📄 yuanlitu.fit.rpt
字号:
; fankui1:113|reg1[0]~85 ; 12 ;
; fenpinpwm20M_10k:75|fout1~1 ; 10 ;
; adc0809ctrl:117|current_state.st6~15 ; 10 ;
; add_qf:116|LessThan1~787 ; 9 ;
; add_qf:116|LessThan1~793 ; 9 ;
; fenpinadc0809:130|fout1~1 ; 9 ;
; add_qf:116|ee[8]~303 ; 9 ;
; overcur_ctrl:139|process0~190 ; 8 ;
; fankui1:113|LessThan2~167 ; 8 ;
; fenpinpwm20M_10k:75|Equal0~82 ; 7 ;
; ad1674ctrl:143|regl[6]~145 ; 7 ;
; fankui1:113|cerror~548 ; 7 ;
; ad1674ctrl:143|regl[7]~153 ; 6 ;
; ad1674ctrl:143|regl[3]~148 ; 6 ;
; ad1674ctrl:143|regl[2]~149 ; 6 ;
; ad1674ctrl:143|regl[4]~147 ; 6 ;
; ad1674ctrl:143|regl[5]~146 ; 6 ;
; ad1674ctrl:143|regl[0]~154 ; 5 ;
; ad1674ctrl:143|regl[1]~150 ; 5 ;
; ad1674ctrl:142|regl[6]~50 ; 5 ;
; ad1674ctrl:143|regl[11]~143 ; 4 ;
; ad1674ctrl:143|regl[10]~144 ; 4 ;
; bio_polor1:137|lpm_counter:cnt_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[6]~COUT ; 4 ;
; bio_polor1:137|lpm_counter:cnt_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[5]~COUT ; 4 ;
; bio_polor1:137|lpm_counter:cnt_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[3]~COUT ; 4 ;
; bio_polor1:137|lpm_counter:cnt_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[0]~COUT ; 4 ;
; bio_polor1:137|lpm_counter:cnt_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[1]~COUT ; 4 ;
; bio_polor1:137|lpm_counter:cnt_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[4]~COUT ; 4 ;
; bio_polor1:137|lpm_counter:cnt_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[2]~COUT ; 4 ;
; ad1674ctrl:143|regl[8]~152 ; 4 ;
; ad1674ctrl:142|regl[7]~58 ; 4 ;
; fankui1:113|cerror[5]~549 ; 4 ;
; fankui1:113|cerror[4]~550 ; 4 ;
; ad1674ctrl:142|regl[8]~57 ; 4 ;
; ad1674ctrl:143|regl[9]~151 ; 4 ;
; ad1674ctrl:142|regl[9]~56 ; 4 ;
; fankui1:113|cerror[2]~552 ; 4 ;
; fankui1:113|cerror[6]~545 ; 4 ;
; fankui1:113|cerror[3]~551 ; 4 ;
; ad1674ctrl:142|regl[2]~54 ; 4 ;
; overcur_ctrl:139|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[0] ; 4 ;
; ad1674ctrl:142|regl[3]~53 ; 4 ;
; ad1674ctrl:142|regl[4]~52 ; 4 ;
; qiankui:114|reg3[3]~90 ; 4 ;
; qiankui:114|reg3[5]~88 ; 4 ;
+------------------------------------------------------------------------------------------+---------+
+-----------------------------------------------------------------------------------------------+
; Peripheral Signals ;
+---------------------+--------+-------+-----------------+---------------------------+----------+
; Peripheral Signal ; Source ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+---------------------+--------+-------+-----------------+---------------------------+----------+
; ad1674ctrl:142|clkn ; LC1_B7 ; Clock ; no ; yes ; +ve ;
+---------------------+--------+-------+-----------------+---------------------------+----------+
+-------------------------------------------+
; LAB ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0 ; 25 ;
; 1 ; 2 ;
; 2 ; 1 ;
; 3 ; 1 ;
; 4 ; 2 ;
; 5 ; 3 ;
; 6 ; 4 ;
; 7 ; 7 ;
; 8 ; 27 ;
+--------------------------+----------------+
+----------------------------------------------+
; Local Routing Interconnect ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0 ; 38 ;
; 1 ; 4 ;
; 2 ; 3 ;
; 3 ; 4 ;
; 4 ; 7 ;
; 5 ; 8 ;
; 6 ; 5 ;
; 7 ; 3 ;
+-----------------------------+----------------+
+---------------------------------------------+
; LAB External Interconnect ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0 ; 25 ;
; 1 ; 3 ;
; 2 ; 4 ;
; 3 ; 2 ;
; 4 ; 1 ;
; 5 ; 4 ;
; 6 ; 3 ;
; 7 ; 4 ;
; 8 ; 4 ;
; 9 ; 4 ;
; 10 ; 1 ;
; 11 ; 3 ;
; 12 ; 6 ;
; 13 ; 2 ;
; 14 ; 3 ;
; 15 ; 0 ;
; 16 ; 3 ;
+----------------------------+----------------+
+------------------------------------------------------------------------------------------+
; Row Interconnect ;
+-------+---------------------+-----------------------------+------------------------------+
; Row ; Interconnect Used ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+---------------------+-----------------------------+------------------------------+
; A ; 17 / 96 ( 18 % ) ; 2 / 48 ( 4 % ) ; 39 / 48 ( 81 % ) ;
; B ; 46 / 96 ( 48 % ) ; 23 / 48 ( 48 % ) ; 38 / 48 ( 79 % ) ;
; C ; 45 / 96 ( 47 % ) ; 41 / 48 ( 85 % ) ; 17 / 48 ( 35 % ) ;
; Total ; 108 / 288 ( 38 % ) ; 66 / 144 ( 46 % ) ; 94 / 144 ( 65 % ) ;
+-------+---------------------+-----------------------------+------------------------------+
+---------------------------+
; LAB Column Interconnect ;
+-------+-------------------+
; Col. ; Interconnect Used ;
+-------+-------------------+
; 1 ; 1 / 24 ( 4 % ) ;
; 2 ; 0 / 24 ( 0 % ) ;
; 3 ; 2 / 24 ( 8 % ) ;
; 4 ; 1 / 24 ( 4 % ) ;
; 5 ; 0 / 24 ( 0 % ) ;
; 6 ; 1 / 24 ( 4 % ) ;
; 7 ; 2 / 24 ( 8 % ) ;
; 8 ; 0 / 24 ( 0 % ) ;
; 9 ; 0 / 24 ( 0 % ) ;
; 10 ; 3 / 24 ( 13 % ) ;
; 11 ; 1 / 24 ( 4 % ) ;
; 12 ; 4 / 24 ( 17 % ) ;
; 13 ; 3 / 24 ( 13 % ) ;
; 14 ; 4 / 24 ( 17 % ) ;
; 15 ; 1 / 24 ( 4 % ) ;
; 16 ; 1 / 24 ( 4 % ) ;
; 17 ; 2 / 24 ( 8 % ) ;
; 18 ; 4 / 24 ( 17 % ) ;
; 19 ; 3 / 24 ( 13 % ) ;
; 20 ; 1 / 24 ( 4 % ) ;
; 21 ; 4 / 24 ( 17 % ) ;
; 22 ; 1 / 24 ( 4 % ) ;
; 23 ; 2 / 24 ( 8 % ) ;
; 24 ; 5 / 24 ( 21 % ) ;
; Total ; 46 / 576 ( 8 % ) ;
+-------+-------------------+
+---------------------------+
; LAB Column Interconnect ;
+-------+-------------------+
; Col. ; Interconnect Used ;
+-------+-------------------+
; 1 ; 0 / 24 ( 0 % ) ;
; Total ; 0 / 24 ( 0 % ) ;
+-------+-------------------+
+---------------------------------------------------------+
; Fitter Resource Usage Summary ;
+-----------------------------------+---------------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -