📄 led.fit.rpt
字号:
+-----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; TTL ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |LED ; 35 ; 13 ; |LED ;
+----------------------------+------------+------+---------------------+
+------------------------------------------------------------------------------------------------+
; Control Signals ;
+---------+----------+---------+--------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+---------+----------+---------+--------------+--------+----------------------+------------------+
; clk ; PIN_83 ; 33 ; Clock ; yes ; On ; -- ;
; cnt[0] ; LC34 ; 32 ; Clock enable ; no ; -- ; -- ;
; cnt[10] ; LC4 ; 24 ; Clock enable ; no ; -- ; -- ;
; cnt[11] ; LC20 ; 24 ; Clock enable ; no ; -- ; -- ;
; cnt[12] ; LC13 ; 23 ; Clock enable ; no ; -- ; -- ;
; cnt[13] ; LC16 ; 23 ; Clock enable ; no ; -- ; -- ;
; cnt[14] ; LC22 ; 23 ; Clock enable ; no ; -- ; -- ;
; cnt[15] ; LC32 ; 22 ; Clock enable ; no ; -- ; -- ;
; cnt[16] ; LC26 ; 20 ; Clock enable ; no ; -- ; -- ;
; cnt[17] ; LC11 ; 20 ; Clock enable ; no ; -- ; -- ;
; cnt[18] ; LC10 ; 20 ; Clock enable ; no ; -- ; -- ;
; cnt[19] ; LC9 ; 20 ; Clock enable ; no ; -- ; -- ;
; cnt[1] ; LC35 ; 32 ; Clock enable ; no ; -- ; -- ;
; cnt[20] ; LC23 ; 20 ; Clock enable ; no ; -- ; -- ;
; cnt[21] ; LC7 ; 19 ; Clock enable ; no ; -- ; -- ;
; cnt[22] ; LC12 ; 19 ; Clock enable ; no ; -- ; -- ;
; cnt[23] ; LC15 ; 19 ; Clock enable ; no ; -- ; -- ;
; cnt[24] ; LC14 ; 18 ; Clock enable ; no ; -- ; -- ;
; cnt[2] ; LC33 ; 31 ; Clock enable ; no ; -- ; -- ;
; cnt[3] ; LC31 ; 30 ; Clock enable ; no ; -- ; -- ;
; cnt[4] ; LC30 ; 30 ; Clock enable ; no ; -- ; -- ;
; cnt[5] ; LC29 ; 29 ; Clock enable ; no ; -- ; -- ;
; cnt[6] ; LC28 ; 28 ; Clock enable ; no ; -- ; -- ;
; cnt[7] ; LC18 ; 27 ; Clock enable ; no ; -- ; -- ;
; cnt[8] ; LC27 ; 25 ; Clock enable ; no ; -- ; -- ;
; cnt[9] ; LC3 ; 26 ; Clock enable ; no ; -- ; -- ;
+---------+----------+---------+--------------+--------+----------------------+------------------+
+---------------------------------------------------------------------+
; Global & Other Fast Signals ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; clk ; PIN_83 ; 33 ; On ; -- ;
+------+----------+---------+----------------------+------------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+---------+-----------------------+
; Name ; Fan-Out ;
+---------+-----------------------+
; cnt[1] ; 32 ;
; cnt[0] ; 32 ;
; cnt[2] ; 31 ;
; cnt[4] ; 30 ;
; cnt[3] ; 30 ;
; cnt[5] ; 29 ;
; cnt[6] ; 28 ;
; cnt[7] ; 27 ;
; cnt[9] ; 26 ;
; cnt[8] ; 25 ;
; cnt[11] ; 24 ;
; cnt[10] ; 24 ;
; cnt[14] ; 23 ;
; cnt[13] ; 23 ;
; cnt[12] ; 23 ;
; cnt[15] ; 22 ;
; cnt[20] ; 20 ;
; cnt[19] ; 20 ;
; cnt[18] ; 20 ;
; cnt[17] ; 20 ;
; cnt[16] ; 20 ;
; cnt[22] ; 19 ;
; cnt[21] ; 19 ;
; cnt[23] ; 19 ;
; cnt[24] ; 18 ;
; reg[0] ; 2 ;
; reg[7] ; 2 ;
; reg[6] ; 2 ;
; reg[5] ; 2 ;
; reg[4] ; 2 ;
; reg[3] ; 2 ;
; reg[2] ; 2 ;
; reg[1] ; 2 ;
; cnt~163 ; 1 ;
; cnt~161 ; 1 ;
+---------+-----------------------+
+------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+-------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+-------------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 61 / 288 ( 21 % ) ;
; PIAs ; 61 / 288 ( 21 % ) ;
+----------------------------+-------------------+
+----------------------------------------------------------------------------+
; LAB External Interconnect ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects (Average = 7.63) ; Number of LABs (Total = 3) ;
+----------------------------------------------+-----------------------------+
; 0 - 2 ; 5 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -