keyboardvhdl.fit.rpt
来自「CPLD的小程序集合」· RPT 代码 · 共 732 行 · 第 1/4 页
RPT
732 行
; an[3] ; 89 ; 2 ; 4 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; sseg[0] ; 85 ; 2 ; 5 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; sseg[1] ; 84 ; 2 ; 6 ; 5 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; sseg[2] ; 83 ; 2 ; 6 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; sseg[3] ; 82 ; 2 ; 6 ; 5 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; sseg[4] ; 81 ; 2 ; 6 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; sseg[5] ; 78 ; 2 ; 7 ; 5 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
; sseg[6] ; 77 ; 2 ; 7 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; no ; User ; 10 pF ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 4 / 38 ( 11 % ) ; 3.3V ; -- ;
; 2 ; 11 / 42 ( 26 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+----------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; 1 ; 83 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 2 ; 0 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 3 ; 1 ; 1 ; KC ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 4 ; 2 ; 1 ; KD ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 5 ; 3 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 6 ; 4 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 7 ; 5 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 8 ; 6 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 10 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; 11 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ;
; 12 ; 7 ; 1 ; CLK ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 13 ; ; ; VCCINT ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 14 ; 8 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 15 ; 9 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 16 ; 10 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 17 ; 11 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 18 ; 12 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 19 ; 13 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 20 ; 14 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 21 ; 15 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 22 ; 16 ; 1 ; #TMS ; input ; ; ; -- ; ; -- ; -- ;
; 23 ; 17 ; 1 ; #TDI ; input ; ; ; -- ; ; -- ; -- ;
; 24 ; 18 ; 1 ; #TCK ; input ; ; ; -- ; ; -- ; -- ;
; 25 ; 19 ; 1 ; #TDO ; output ; ; ; -- ; ; -- ; -- ;
; 26 ; 20 ; 1 ; RST ; input ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 27 ; 21 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 28 ; 22 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 29 ; 23 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 30 ; 24 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 31 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 32 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; 33 ; 25 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 34 ; 26 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 35 ; 27 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 36 ; 28 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 37 ; 29 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 38 ; 30 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 39 ; 31 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 40 ; 32 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 41 ; 33 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 42 ; 34 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 43 ; 35 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 44 ; 36 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 45 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 46 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; 47 ; 37 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 48 ; 38 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 49 ; 39 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 50 ; 40 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 51 ; 41 ; 1 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 52 ; 42 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 53 ; 43 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 54 ; 44 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 55 ; 45 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 56 ; 46 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 57 ; 47 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 58 ; 48 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 59 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 60 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; 61 ; 49 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 62 ; 50 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 63 ; ; ; VCCINT ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 64 ; 51 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 65 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ;
; 66 ; 52 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 67 ; 53 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 68 ; 54 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 69 ; 55 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 70 ; 56 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 71 ; 57 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 72 ; 58 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 73 ; 59 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 74 ; 60 ; 2 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 75 ; 61 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 76 ; 62 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 77 ; 63 ; 2 ; sseg[6] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 78 ; 64 ; 2 ; sseg[5] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 79 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; 80 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 81 ; 65 ; 2 ; sseg[4] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 82 ; 66 ; 2 ; sseg[3] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 83 ; 67 ; 2 ; sseg[2] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 84 ; 68 ; 2 ; sseg[1] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 85 ; 69 ; 2 ; sseg[0] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 86 ; 70 ; 2 ; an[0] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 87 ; 71 ; 2 ; an[1] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 88 ; 72 ; 2 ; an[2] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 89 ; 73 ; 2 ; an[3] ; output ; LVTTL ; ; Column I/O ; Y ; no ; Off ;
; 90 ; 74 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 91 ; 75 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 92 ; 76 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 93 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
; 94 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 95 ; 77 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 96 ; 78 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 97 ; 79 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 98 ; 80 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 99 ; 81 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
; 100 ; 82 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ; no ; Off ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+----------------------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 2.5 V ; 10 pF ; Not Available ;
; 1.8 V ; 10 pF ; Not Available ;
; 1.5 V ; 10 pF ; Not Available ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; |keyboardVhdl ; 91 (91) ; 46 ; 0 ; 15 ; 0 ; 45 (45) ; 25 (25) ; 21 (21) ; 12 (12) ; 8 (8) ; |keyboardVhdl ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+------------------------------------+
; Delay Chain Summary ;
+---------+----------+---------------+
; Name ; Pin Type ; Pad to Core 0 ;
+---------+----------+---------------+
; CLK ; Input ; 0 ;
; RST ; Input ; 1 ;
; KC ; Input ; 1 ;
; KD ; Input ; 1 ;
; an[0] ; Output ; -- ;
; an[1] ; Output ; -- ;
; an[2] ; Output ; -- ;
; an[3] ; Output ; -- ;
; sseg[0] ; Output ; -- ;
; sseg[1] ; Output ; -- ;
; sseg[2] ; Output ; -- ;
; sseg[3] ; Output ; -- ;
; sseg[4] ; Output ; -- ;
; sseg[5] ; Output ; -- ;
; sseg[6] ; Output ; -- ;
+---------+----------+---------------+
+-----------------------------------------------------------------------------------------------------+
; Control Signals ;
+-----------+-------------+---------+--------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+-----------+-------------+---------+--------------+--------+----------------------+------------------+
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?