⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 main.fit.rpt

📁 一些很好的FPGA设计实例
💻 RPT
📖 第 1 页 / 共 5 页
字号:
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2)                       ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                  ;
+---------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------+
; Compilation Hierarchy Node      ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                     ;
+---------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------+
; |main                           ; 465 (0)     ; 236          ; 0           ; 0    ; 18   ; 0            ; 229 (0)      ; 0 (0)             ; 236 (0)          ; 96 (0)          ; 0 (0)      ; |main                                                                   ;
;    |alarmclock:inst11|          ; 48 (48)     ; 29           ; 0           ; 0    ; 0    ; 0            ; 19 (19)      ; 0 (0)             ; 29 (29)          ; 0 (0)           ; 0 (0)      ; |main|alarmclock:inst11                                                 ;
;    |date_main:inst4|            ; 94 (0)      ; 44           ; 0           ; 0    ; 0    ; 0            ; 50 (0)       ; 0 (0)             ; 44 (0)           ; 0 (0)           ; 0 (0)      ; |main|date_main:inst4                                                   ;
;       |autodate:inst|           ; 57 (57)     ; 13           ; 0           ; 0    ; 0    ; 0            ; 44 (44)      ; 0 (0)             ; 13 (13)          ; 0 (0)           ; 0 (0)      ; |main|date_main:inst4|autodate:inst                                     ;
;       |datecontrol:inst1|       ; 23 (23)     ; 17           ; 0           ; 0    ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 17 (17)          ; 0 (0)           ; 0 (0)      ; |main|date_main:inst4|datecontrol:inst1                                 ;
;       |setdate:inst2|           ; 14 (14)     ; 14           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 14 (14)          ; 0 (0)           ; 0 (0)      ; |main|date_main:inst4|setdate:inst2                                     ;
;    |disp_data_mux:inst8|        ; 93 (93)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 93 (93)      ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |main|disp_data_mux:inst8                                               ;
;    |fdiv:inst5|                 ; 126 (126)   ; 99           ; 0           ; 0    ; 0    ; 0            ; 27 (27)      ; 0 (0)             ; 99 (99)          ; 96 (96)         ; 0 (0)      ; |main|fdiv:inst5                                                        ;
;    |maincontrol:inst3|          ; 9 (9)       ; 9            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 9 (9)            ; 0 (0)           ; 0 (0)      ; |main|maincontrol:inst3                                                 ;
;    |stopwatch:inst2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |main|stopwatch:inst2                                                   ;
;    |time_auto_and_set:inst1|    ; 76 (0)      ; 46           ; 0           ; 0    ; 0    ; 0            ; 30 (0)       ; 0 (0)             ; 46 (0)           ; 0 (0)           ; 0 (0)      ; |main|time_auto_and_set:inst1                                           ;
;       |time_mux:inst|           ; 17 (17)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 17 (17)      ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |main|time_auto_and_set:inst1|time_mux:inst                             ;
;       |timepiece_main:inst1|    ; 30 (0)      ; 23           ; 0           ; 0    ; 0    ; 0            ; 7 (0)        ; 0 (0)             ; 23 (0)           ; 0 (0)           ; 0 (0)      ; |main|time_auto_and_set:inst1|timepiece_main:inst1                      ;
;          |hour_counter:inst|    ; 10 (10)     ; 7            ; 0           ; 0    ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 7 (7)            ; 0 (0)           ; 0 (0)      ; |main|time_auto_and_set:inst1|timepiece_main:inst1|hour_counter:inst    ;
;          |minute_counter:inst1| ; 10 (10)     ; 8            ; 0           ; 0    ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 8 (8)            ; 0 (0)           ; 0 (0)      ; |main|time_auto_and_set:inst1|timepiece_main:inst1|minute_counter:inst1 ;
;          |second_counter:inst2| ; 10 (10)     ; 8            ; 0           ; 0    ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 8 (8)            ; 0 (0)           ; 0 (0)      ; |main|time_auto_and_set:inst1|timepiece_main:inst1|second_counter:inst2 ;
;       |timeset:inst2|           ; 29 (29)     ; 23           ; 0           ; 0    ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 23 (23)          ; 0 (0)           ; 0 (0)      ; |main|time_auto_and_set:inst1|timeset:inst2                             ;
;    |time_disp_select:inst6|     ; 18 (18)     ; 9            ; 0           ; 0    ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 9 (9)            ; 0 (0)           ; 0 (0)      ; |main|time_disp_select:inst6                                            ;
+---------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-----------------------------------------------------------------------------------------+
; Delay Chain Summary                                                                     ;
+----------------+----------+---------------+---------------+-----------------------+-----+
; Name           ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+----------------+----------+---------------+---------------+-----------------------+-----+
; SW1            ; Input    ; OFF           ; ON            ; --                    ; --  ;
; SW2            ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; SW3            ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; Clock          ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; alarm          ; Output   ; --            ; --            ; --                    ; --  ;
; disp_data[6]   ; Output   ; --            ; --            ; --                    ; --  ;
; disp_data[5]   ; Output   ; --            ; --            ; --                    ; --  ;
; disp_data[4]   ; Output   ; --            ; --            ; --                    ; --  ;
; disp_data[3]   ; Output   ; --            ; --            ; --                    ; --  ;
; disp_data[2]   ; Output   ; --            ; --            ; --                    ; --  ;
; disp_data[1]   ; Output   ; --            ; --            ; --                    ; --  ;
; disp_data[0]   ; Output   ; --            ; --            ; --                    ; --  ;
; disp_select[5] ; Output   ; --            ; --            ; --                    ; --  ;
; disp_select[4] ; Output   ; --            ; --            ; --                    ; --  ;
; disp_select[3] ; Output   ; --            ; --            ; --                    ; --  ;
; disp_select[2] ; Output   ; --            ; --            ; --                    ; --  ;
; disp_select[1] ; Output   ; --            ; --            ; --                    ; --  ;
; disp_select[0] ; Output   ; --            ; --            ; --                    ; --  ;
+----------------+----------+---------------+---------------+-----------------------+-----+


+---------------------------------------------------+
; Pad To Core Delay Chain Fanout                    ;
+---------------------+-------------------+---------+
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
+---------------------+-------------------+---------+
; SW1                 ;                   ;         ;
; SW2                 ;                   ;         ;
; SW3                 ;                   ;         ;
; Clock               ;                   ;         ;
+---------------------+-------------------+---------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                                                                 ;
+-------------------------------------------------------------------------------------+---------------+---------+--------------+--------+----------------------+------------------+
; Name                                                                                ; Location      ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+-------------------------------------------------------------------------------------+---------------+---------+--------------+--------+----------------------+------------------+
; Clock                                                                               ; PIN_66        ; 37      ; Clock        ; yes    ; Global clock         ; GCLK6            ;
; SW1                                                                                 ; PIN_92        ; 34      ; Clock        ; yes    ; Global clock         ; GCLK0            ;
; SW2                                                                                 ; PIN_10        ; 52      ; Clock        ; yes    ; Global clock         ; GCLK2            ;
; SW3                                                                                 ; PIN_34        ; 9       ; Clock        ; yes    ; Global clock         ; GCLK1            ;
; alarmclock:inst11|Decoder0~71                                                       ; LC_X18_Y5_N1  ; 2       ; Clock enable ; no     ; --                   ; --               ;
; alarmclock:inst11|Decoder0~72                                                       ; LC_X18_Y5_N8  ; 3       ; Clock enable ; no     ; --                   ; --               ;
; alarmclock:inst11|Decoder0~73                                                       ; LC_X18_Y5_N3  ; 4       ; Clock enable ; no     ; --                   ; --               ;
; alarmclock:inst11|Decoder0~74                                                       ; LC_X18_Y5_N9  ; 3       ; Clock enable ; no     ; --                   ; --               ;
; alarmclock:inst11|Decoder0~75                                                       ; LC_X18_Y5_N6  ; 4       ; Clock enable ; no     ; --                   ; --               ;
; alarmclock:inst11|Decoder0~76                                                       ; LC_X18_Y5_N0  ; 4       ; Clock enable ; no     ; --                   ; --               ;
; date_main:inst4|autodate:inst|day0[0]~1917                                          ; LC_X19_Y6_N3  ; 3       ; Clock enable ; no     ; --                   ; --               ;
; date_main:inst4|datecontrol:inst1|Decoder1~50                                       ; LC_X19_Y6_N6  ; 3       ; Clock enable ; no     ; --                   ; --               ;
; date_main:inst4|datecontrol:inst1|Decoder1~51                                       ; LC_X19_Y6_N4  ; 4       ; Clock enable ; no     ; --                   ; --               ;
; date_main:inst4|datecontrol:inst1|Decoder1~52                                       ; LC_X19_Y6_N2  ; 4       ; Clock enable ; no     ; --                   ; --               ;
; date_main:inst4|datecontrol:inst1|Decoder1~53                                       ; LC_X19_Y6_N8  ; 2       ; Clock enable ; no     ; --                   ; --               ;
; date_main:inst4|datecontrol:inst1|month0[0]~193                                     ; LC_X10_Y4_N2  ; 16      ; Clock enable ; no     ; --                   ; --               ;
; disp_data_mux:inst8|always0~4                                                       ; LC_X19_Y6_N7  ; 10      ; Latch enable ; yes    ; Global clock         ; GCLK4            ;
; fdiv:inst5|LessThan0~425                                                            ; LC_X26_Y6_N6  ; 32      ; Sync. clear  ; no     ; --                   ; --               ;
; fdiv:inst5|LessThan1~284                                                            ; LC_X11_Y6_N7  ; 32      ; Sync. clear  ; no     ; --                   ; --               ;
; fdiv:inst5|LessThan2~510                                                            ; LC_X10_Y10_N8 ; 32      ; Sync. clear  ; no     ; --                   ; --               ;
; fdiv:inst5|f200hz                                                                   ; LC_X26_Y6_N6  ; 90      ; Clock        ; yes    ; Global clock         ; GCLK5            ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -