adder4.fit.rpt
来自「一些很好的FPGA设计实例」· RPT 代码 · 共 606 行 · 第 1/3 页
RPT
606 行
; 58 ; GND* ; ;
; 59 ; GND_INT ; ;
; 60 ; GND* ; ;
; 61 ; GND* ; ;
; 62 ; GND* ; ;
; 63 ; GND* ; ;
; 64 ; GND* ; ;
; 65 ; GND* ; ;
; 66 ; VCC_IO ; ;
; 67 ; GND* ; ;
; 68 ; GND* ; ;
; 69 ; GND* ; ;
; 70 ; GND* ; ;
; 71 ; GND* ; ;
; 72 ; VCC_INT ; ;
; 73 ; GND* ; ;
; 74 ; GND* ; ;
; 75 ; GND* ; ;
; 76 ; GND_INT ; ;
; 77 ; VCC_CKLK ; ;
; 78 ; ina[1] ; LVTTL/LVCMOS ;
; 79 ; inb[2] ; LVTTL/LVCMOS ;
; 80 ; inb[1] ; LVTTL/LVCMOS ;
; 81 ; GND_CKLK ; ;
; 82 ; GND_INT ; ;
; 83 ; GND* ; ;
; 84 ; VCC_IO ; ;
; 85 ; GND* ; ;
; 86 ; GND* ; ;
; 87 ; GND* ; ;
; 88 ; GND* ; ;
; 89 ; GND* ; ;
; 90 ; GND* ; ;
; 91 ; VCC_INT ; ;
; 92 ; GND* ; ;
; 93 ; GND* ; ;
; 94 ; GND* ; ;
; 95 ; GND* ; ;
; 96 ; GND* ; ;
; 97 ; GND* ; ;
; 98 ; VCC_IO ; ;
; 99 ; GND* ; ;
; 100 ; GND* ; ;
; 101 ; GND* ; ;
; 102 ; GND* ; ;
; 103 ; GND* ; ;
; 104 ; GND* ; ;
; 105 ; ^nCONFIG ; ;
; 106 ; VCC_INT ; ;
; 107 ; ^MSEL1 ; ;
; 108 ; ^MSEL0 ; ;
; 109 ; GND_INT ; ;
; 110 ; VCC_IO ; ;
; 111 ; GND* ; ;
; 112 ; GND* ; ;
; 113 ; GND* ; ;
; 114 ; GND* ; ;
; 115 ; GND* ; ;
; 116 ; GND* ; ;
; 117 ; GND_INT ; ;
; 118 ; VCC_IO ; ;
; 119 ; GND* ; ;
; 120 ; GND* ; ;
; 121 ; GND* ; ;
; 122 ; GND* ; ;
; 123 ; GND_INT ; ;
; 124 ; VCC_INT ; ;
; 125 ; cin ; LVTTL/LVCMOS ;
; 126 ; GND* ; ;
; 127 ; ina[3] ; LVTTL/LVCMOS ;
; 128 ; GND* ; ;
; 129 ; GND_INT ; ;
; 130 ; VCC_INT ; ;
; 131 ; GND* ; ;
; 132 ; GND* ; ;
; 133 ; GND* ; ;
; 134 ; GND* ; ;
; 135 ; GND* ; ;
; 136 ; GND* ; ;
; 137 ; GND_INT ; ;
; 138 ; VCC_IO ; ;
; 139 ; GND* ; ;
; 140 ; GND* ; ;
; 141 ; GND* ; ;
; 142 ; GND* ; ;
; 143 ; GND* ; ;
; 144 ; GND* ; ;
; 145 ; GND_INT ; ;
; 146 ; VCC_IO ; ;
; 147 ; GND* ; ;
; 148 ; GND* ; ;
; 149 ; GND* ; ;
; 150 ; GND* ; ;
; 151 ; GND_INT ; ;
; 152 ; VCC_INT ; ;
; 153 ; #TDI ; ;
; 154 ; ^nCE ; ;
; 155 ; ^DCLK ; ;
; 156 ; ^DATA0 ; ;
; 157 ; GND* ; ;
; 158 ; GND* ; ;
; 159 ; GND* ; ;
; 160 ; GND* ; ;
; 161 ; GND* ; ;
; 162 ; GND* ; ;
; 163 ; GND* ; ;
; 164 ; GND* ; ;
; 165 ; VCC_IO ; ;
; 166 ; GND* ; ;
; 167 ; GND* ; ;
; 168 ; GND* ; ;
; 169 ; GND* ; ;
; 170 ; GND* ; ;
; 171 ; GND_INT ; ;
; 172 ; GND* ; ;
; 173 ; GND* ; ;
; 174 ; GND* ; ;
; 175 ; GND* ; ;
; 176 ; GND* ; ;
; 177 ; GND* ; ;
; 178 ; VCC_IO ; ;
; 179 ; GND* ; ;
; 180 ; GND* ; ;
; 181 ; GND_INT ; ;
; 182 ; inb[0] ; LVTTL/LVCMOS ;
; 183 ; ina[2] ; LVTTL/LVCMOS ;
; 184 ; ina[0] ; LVTTL/LVCMOS ;
; 185 ; VCC_INT ; ;
; 186 ; GND* ; ;
; 187 ; GND* ; ;
; 188 ; GND_INT ; ;
; 189 ; GND* ; ;
; 190 ; GND* ; ;
; 191 ; GND* ; ;
; 192 ; GND* ; ;
; 193 ; GND* ; ;
; 194 ; VCC_IO ; ;
; 195 ; GND* ; ;
; 196 ; GND* ; ;
; 197 ; GND* ; ;
; 198 ; GND* ; ;
; 199 ; GND* ; ;
; 200 ; GND* ; ;
; 201 ; VCC_INT ; ;
; 202 ; GND* ; ;
; 203 ; GND* ; ;
; 204 ; GND* ; ;
; 205 ; GND* ; ;
; 206 ; GND* ; ;
; 207 ; GND* ; ;
; 208 ; GND* ; ;
+-------+------------+--------------+
+-----------------------------------+
; Global & Other Fast Signals ;
+--------+-------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+--------+-------+---------+--------+
; ina[0] ; 184 ; 1 ; no ;
; inb[0] ; 182 ; 1 ; no ;
; ina[1] ; 78 ; 1 ; no ;
; inb[1] ; 80 ; 1 ; no ;
; ina[2] ; 183 ; 1 ; no ;
; inb[2] ; 79 ; 1 ; no ;
+--------+-------+---------+--------+
+---------------------------------------------+
; Carry Chains ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 1 ;
+--------------------+------------------------+
+-----------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+-------------------------------------------------------------------------+---------+
; Name ; Fan-Out ;
+-------------------------------------------------------------------------+---------+
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[1] ; 2 ;
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[2] ; 2 ;
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[3] ; 2 ;
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[4] ; 2 ;
; inb[0] ; 1 ;
; cin ; 1 ;
; ina[3] ; 1 ;
; inb[3] ; 1 ;
; ina[2] ; 1 ;
; inb[1] ; 1 ;
; ina[0] ; 1 ;
; ina[1] ; 1 ;
; lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[0] ; 1 ;
; inb[2] ; 1 ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?