⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 cufaqi.fit.rpt

📁 一些很好的FPGA设计实例
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; 69    ; GND*       ;              ;
; 70    ; GND*       ;              ;
; 71    ; GND*       ;              ;
; 72    ; VCC_INT    ;              ;
; 73    ; #TDI       ;              ;
; 74    ; ^nCE       ;              ;
; 75    ; ^DCLK      ;              ;
; 76    ; ^DATA0     ;              ;
; 77    ; GND*       ;              ;
; 78    ; GND*       ;              ;
; 79    ; GND*       ;              ;
; 80    ; GND*       ;              ;
; 81    ; GND*       ;              ;
; 82    ; GND*       ;              ;
; 83    ; VCC_IO     ;              ;
; 84    ; GND*       ;              ;
; 85    ; GND*       ;              ;
; 86    ; GND*       ;              ;
; 87    ; GND*       ;              ;
; 88    ; GND_INT    ;              ;
; 89    ; d          ; LVTTL/LVCMOS ;
; 90    ; GND+       ;              ;
; 91    ; rst        ; LVTTL/LVCMOS ;
; 92    ; VCC_INT    ;              ;
; 93    ; GND*       ;              ;
; 94    ; GND*       ;              ;
; 95    ; GND_INT    ;              ;
; 96    ; GND*       ;              ;
; 97    ; GND*       ;              ;
; 98    ; GND*       ;              ;
; 99    ; GND*       ;              ;
; 100   ; #TCK       ;              ;
+-------+------------+--------------+


+------------------------------------------------------+
; Control Signals                                      ;
+------+-------+---------+--------------+--------------+
; Name ; Pin # ; Fan-Out ; Usage        ; Global Usage ;
+------+-------+---------+--------------+--------------+
; clk  ; 39    ; 1       ; Clock        ; Pin          ;
; rst  ; 91    ; 1       ; Async. clear ; Pin          ;
+------+-------+---------+--------------+--------------+


+---------------------------------+
; Global & Other Fast Signals     ;
+------+-------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+------+-------+---------+--------+
; d    ; 89    ; 1       ; no     ;
; clk  ; 39    ; 1       ; yes    ;
; rst  ; 91    ; 1       ; yes    ;
+------+-------+---------+--------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+--------+------------------------+
; Name   ; Fan-Out                ;
+--------+------------------------+
; q~reg0 ; 1                      ;
; d      ; 1                      ;
+--------+------------------------+


+-------------------------------------------+
; LAB                                       ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0                        ; 71             ;
; 1                        ; 1              ;
+--------------------------+----------------+


+---------------------------------------------+
; LAB External Interconnect                   ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0                          ; 71             ;
; 1                          ; 1              ;
+----------------------------+----------------+


+-----------------------------------------------------------------------------------------+
; Row Interconnect                                                                        ;
+-------+--------------------+-----------------------------+------------------------------+
; Row   ; Interconnect Used  ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+--------------------+-----------------------------+------------------------------+
;  A    ;  1 / 96 ( 1 % )    ;  0 / 48 ( 0 % )             ;  0 / 48 ( 0 % )              ;
;  B    ;  0 / 96 ( 0 % )    ;  0 / 48 ( 0 % )             ;  0 / 48 ( 0 % )              ;
;  C    ;  0 / 96 ( 0 % )    ;  0 / 48 ( 0 % )             ;  0 / 48 ( 0 % )              ;
; Total ;  1 / 288 ( < 1 % ) ;  0 / 144 ( 0 % )            ;  0 / 144 ( 0 % )             ;
+-------+--------------------+-----------------------------+------------------------------+


+---------------------------+
; LAB Column Interconnect   ;
+-------+-------------------+
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 24 ( 0 % )   ;
; 2     ;  0 / 24 ( 0 % )   ;
; 3     ;  0 / 24 ( 0 % )   ;
; 4     ;  0 / 24 ( 0 % )   ;
; 5     ;  0 / 24 ( 0 % )   ;
; 6     ;  0 / 24 ( 0 % )   ;
; 7     ;  0 / 24 ( 0 % )   ;
; 8     ;  0 / 24 ( 0 % )   ;
; 9     ;  0 / 24 ( 0 % )   ;
; 10    ;  0 / 24 ( 0 % )   ;
; 11    ;  0 / 24 ( 0 % )   ;
; 12    ;  0 / 24 ( 0 % )   ;
; 13    ;  0 / 24 ( 0 % )   ;
; 14    ;  0 / 24 ( 0 % )   ;
; 15    ;  0 / 24 ( 0 % )   ;
; 16    ;  0 / 24 ( 0 % )   ;
; 17    ;  0 / 24 ( 0 % )   ;
; 18    ;  0 / 24 ( 0 % )   ;
; 19    ;  0 / 24 ( 0 % )   ;
; 20    ;  0 / 24 ( 0 % )   ;
; 21    ;  0 / 24 ( 0 % )   ;
; 22    ;  0 / 24 ( 0 % )   ;
; 23    ;  0 / 24 ( 0 % )   ;
; 24    ;  0 / 24 ( 0 % )   ;
; Total ;  0 / 576 ( 0 % )  ;
+-------+-------------------+


+---------------------------+
; LAB Column Interconnect   ;
+-------+-------------------+
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 48 ( 0 % )   ;
; Total ;  0 / 48 ( 0 % )   ;
+-------+-------------------+


+-----------------------------------------------------+
; Fitter Resource Usage Summary                       ;
+--------------------------------+--------------------+
; Resource                       ; Usage              ;
+--------------------------------+--------------------+
; Logic cells                    ; 1 / 576 ( < 1 % )  ;
; Registers                      ; 1 / 576 ( < 1 % )  ;
; Logic elements in carry chains ; 0                  ;
; User inserted logic cells      ; 0                  ;
; I/O pins                       ; 4 / 66 ( 6 % )     ;
;     -- Clock pins              ; 0                  ;
;     -- Dedicated input pins    ; 0 / 4 ( 0 % )      ;
; Global signals                 ; 2                  ;
; EABs                           ; 0 / 3 ( 0 % )      ;
; Total memory bits              ; 0 / 12,288 ( 0 % ) ;
; Total RAM block bits           ; 0 / 12,288 ( 0 % ) ;
; PLLs                           ; 0 / 1 ( 0 % )      ;
; Maximum fan-out node           ; q~reg0             ;
; Maximum fan-out                ; 1                  ;
; Total fan-out                  ; 4                  ;
; Average fan-out                ; 0.80               ;
+--------------------------------+--------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                      ;
+----------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------+
; |cufaqi                    ; 1 (1)       ; 1            ; 0           ; 4    ; 0 (0)        ; 1 (1)             ; 0 (0)            ; 0 (0)           ; |cufaqi             ;
+----------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+---------------------+


+-------------------------------+
; Delay Chain Summary           ;
+------+----------+-------------+
; Name ; Pin Type ; Pad to Core ;
+------+----------+-------------+
; d    ; Input    ; OFF         ;
; clk  ; Input    ; OFF         ;
; rst  ; Input    ; OFF         ;
; q    ; Output   ; OFF         ;
+------+----------+-------------+


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in d:/vhdl数字逻辑教程/6.1带有异步复位端的d触发器/cufaqi.pin.


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.1 Build 181 06/29/2004 SJ Full Version
    Info: Processing started: Wed May 16 11:23:05 2007
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off cufaqi -c cufaqi
Info: Automatically selected device EP1K10TC100-1 for design cufaqi
Info: Timing requirements not specified -- optimizing circuit to achieve the following default global requirements
    Info: Assuming a global fmax requirement of 1000 MHz
    Info: Not setting a global tsu requirement
    Info: Not setting a global tco requirement
    Info: Not setting a global tpd requirement
Info: Inserted 0 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Wed May 16 2007 at 11:23:08
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 0 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 0 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Wed May 16 11:23:10 2007
    Info: Elapsed time: 00:00:04


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -