📄 fpga控制ad后led显示.v
字号:
module led1(mclk,led,da,clk_out);
input mclk;
output [3:0] led;
output clk_out;
reg [3:0] led;
reg [7:0] data;
input [7:0] da;
reg [2:0] count;
reg [2:0] state;
wire clk;
wire clk_out;
reg [24:0]clk_c;
always@(posedge mclk)
begin
clk_c=clk_c+1'b1;
end
assign clk_out=clk_c[24]; ——通过编辑,可以改变AD采样的时钟频率
always @ (negedge clk_out)
begin
count=count+1'b1;
end
assign clk=count[2]; ——控制LED显示的频率
always @ (negedge clk)
if(state==0)
begin
data=da[7:0];
led=data[7:4];
state=state+1'b1;
end
else if(state==5)
begin
led=data[3:0];
state=state+1'b1;
end
else
state=state+1'b1;
endmodule
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -